版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著時代的發(fā)展,信息安全越來越受到重視,一次性可編程邏輯陣列在科學(xué)前進的道路中扮演了越來越重要的角色。OTP邏輯陣列具有較高可靠性,極強的抗輻照能力,可以廣泛的運用于涉及到軍事、航空航天等保密性極高和外界環(huán)境較為復(fù)雜的領(lǐng)域。本文的OTP邏輯陣列通過了測試,為將來設(shè)計出高性能的OTP FPGA提供參考。
本文通過理論分析和測試,采用0.18μm CMOS的工藝,把實驗室自主設(shè)計的OTP位元單元應(yīng)用于電路,設(shè)計出了一款256bit
2、的邏輯陣列。設(shè)計工作主要包括位元單元結(jié)構(gòu)的設(shè)計,外圍電路的設(shè)計,整體版圖的設(shè)計以及流片后測試結(jié)果分析。本文首先介紹了OTP位元的結(jié)構(gòu)以及其擊穿原理,緊接著介紹了位元的工作機制。外圍電路主要包括OTP邏輯陣列的各個功能模塊實現(xiàn)電路:編程模塊、讀測試模塊和功能實現(xiàn)模塊,文中對各個模塊中的關(guān)鍵電路的功能、原理進行了闡述,其中編程電路中采用了兩級電荷泵的結(jié)構(gòu),產(chǎn)生可控制的編程外加高壓,防止對芯片內(nèi)部單元誤擊穿和避免對常壓電路造成干擾;介紹了讀電
3、路中的兩極DICE鎖存結(jié)構(gòu)和靈敏放大器的工作原理,保證正確快速的從位元單元中讀取數(shù)據(jù)并且保證數(shù)據(jù)的穩(wěn)定性;同時還闡述了邏輯功能單元中的CLB單元是如何實現(xiàn)邏輯功能,并且對各個電路進行功能仿真,給出了仿真結(jié)果。在設(shè)計實現(xiàn)的過程中,設(shè)計考慮了芯片面積、I/O端口和模塊的布局、電路的布線問題,從電源規(guī)劃到布局到布線,詳細闡述了設(shè)計過程。設(shè)計時除了考慮面積的大小外,還需要考慮各個可制造性的問題,盡量優(yōu)化設(shè)計,避免各個不良效應(yīng)。通過物理驗證DRC
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- OTP邏輯陣列電路設(shè)計技術(shù)研究.pdf
- 0.5微米邏輯工藝實現(xiàn)嵌入式otp器件特征研究
- OTP存儲器設(shè)計與實現(xiàn)技術(shù)研究.pdf
- OTP身份認(rèn)證系統(tǒng)研究與實現(xiàn).pdf
- 基于實質(zhì)蘊涵邏輯的憶阻運算陣列設(shè)計及功能實現(xiàn)研究.pdf
- OTP存儲器設(shè)計研究.pdf
- 米波數(shù)字陣列模塊收-發(fā)控制邏輯的設(shè)計與實現(xiàn).pdf
- 基于OTP認(rèn)證及密鑰協(xié)商方案的設(shè)計與實現(xiàn).pdf
- 通用型陣列邏輯器件的版圖設(shè)計.pdf
- 多值可編程邏輯陣列的優(yōu)化設(shè)計研究.pdf
- 某分布式雷達數(shù)字陣列模塊的FPGA控制邏輯設(shè)計與實現(xiàn).pdf
- 基于ARM的OTP芯片燒寫測試設(shè)備的設(shè)計與實現(xiàn).pdf
- 基于FPGA的固態(tài)盤陣列控制邏輯優(yōu)化設(shè)計.pdf
- OTP認(rèn)證技術(shù)的研究.pdf
- 512Kbit反熔絲OTP存儲器設(shè)計及實現(xiàn)技術(shù)研究.pdf
- 基于憶阻邏輯電路及其交叉陣列的設(shè)計.pdf
- 高速OTP存儲器設(shè)計技術(shù)研究.pdf
- 反熔絲OTP存儲器編程電路與燒錄系統(tǒng)設(shè)計及實現(xiàn).pdf
- 基于OTP技術(shù)的EAP認(rèn)證方案的研究與設(shè)計.pdf
- 基于標(biāo)準(zhǔn)邏輯單元的全光可編程邏輯陣列.pdf
評論
0/150
提交評論