多速率綜合誤碼測試平臺的設(shè)計與研發(fā).pdf_第1頁
已閱讀1頁,還剩63頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著高寬帶業(yè)務(wù)的迅速普及以及物聯(lián)網(wǎng)時代到來,現(xiàn)有的通信系統(tǒng)已經(jīng)滿足不了日益增長的業(yè)務(wù)需求。基礎(chǔ)運營商亟需對現(xiàn)有網(wǎng)絡(luò)進(jìn)行帶寬升級,10G、40G乃至100G光傳輸系統(tǒng)成為目前擴(kuò)容的首選方案。而與之配套的光模塊和光系統(tǒng)的誤碼性能測試平臺的研發(fā)具有很高的實用價值。
  本論文在系統(tǒng)地分析了誤碼測試的基本原理和高速PCB設(shè)計所面臨問題的基礎(chǔ)上,通過仿真和設(shè)計,開發(fā)了一套4通道并行測試、單通道速率可以覆蓋2.125G-27.952Gbps速

2、率范圍的多速率綜合誤碼測試平臺。主要用于光通信系統(tǒng)中的10G光模塊(如SFP+、XFP)、40G光模塊(如QSFP)、100G光模塊(如CFP4)的誤碼性能測試。具體的研究內(nèi)容包括:
  (1)根據(jù)誤碼測試的相關(guān)需求和原理設(shè)計了一套多速率綜合誤碼測試平臺,采用VSC8248模塊和Gearbox模塊分段覆蓋的方式,達(dá)到誤碼測試速率的寬覆蓋、高低速率兼顧的目的。
 ?。?)根據(jù)設(shè)計方案設(shè)計了硬件電路,繪制高速PCB Layout

3、,并提出了在高速PCB設(shè)計中應(yīng)該注意的阻抗匹配、信道帶寬設(shè)計等高速信號完整性的問題。
 ?。?)設(shè)計了多速率綜合誤碼測試平臺的下位機(jī)控制程序,主要包括系統(tǒng)初始化、人機(jī)交互、時鐘輸出頻率計算算法、主芯片和時鐘芯片的驅(qū)動程序等功能模塊。
 ?。?)提出了多速率綜合誤碼測試平臺的測試方案,介紹了調(diào)試過程與結(jié)果。并按照測試方案對誤碼測試平臺進(jìn)行了指標(biāo)的系統(tǒng)性測試。分析和解決測試過程中出現(xiàn)的問題,并通過與實際的產(chǎn)品對比評估了測試平臺的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論