可編程定時(shí)器_第1頁(yè)
已閱讀1頁(yè),還剩4頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、1.列舉幾種中規(guī)模集成計(jì)數(shù)芯片型號(hào)及名稱(chēng)?(1)常用異步集成計(jì)數(shù)器74LS29074LS290芯片的符號(hào)圖和管腳排列如下圖所示。其中,S9(1)、S9(2)稱(chēng)為置“9”端,R0(1)、R0(2)稱(chēng)為置“0”端;CP0、CP1端為計(jì)數(shù)時(shí)鐘輸入端,Q3Q2Q1Q0為輸出端,NC表示空腳。74LS290具有以下功能:置“9”功能:當(dāng)S9(1)=S9(2)=1時(shí),不論其他輸入端狀態(tài)如何,計(jì)數(shù)器輸出Q3Q2Q1Q0=1001,而(1001)2=(

2、9)10,故又稱(chēng)為異步置數(shù)功能。置“0”功能:當(dāng)S9(1)和S9(2)不全為1,并且R0(1)=R0(2)=1時(shí),不論其他輸入端狀態(tài)如何,計(jì)數(shù)器輸出Q3Q2Q1Q0=0000,故又稱(chēng)為異步清零功能或復(fù)位功能。計(jì)數(shù)功能:當(dāng)S9(1)和S9(2)不全為1,并且R0(1)和R0(2)不全為1時(shí),輸入計(jì)數(shù)脈沖CP,計(jì)數(shù)器開(kāi)始計(jì)數(shù)。計(jì)數(shù)脈沖由CP0輸入,從Q0輸出時(shí),則構(gòu)成二進(jìn)制計(jì)數(shù)器;計(jì)數(shù)脈沖由CP1輸入,輸出為Q2Q1Q0時(shí),則構(gòu)成五進(jìn)制計(jì)數(shù)

3、器;若將Q0和CP1相連,計(jì)數(shù)脈沖由CP0輸入,輸出為Q3Q2Q1Q0時(shí),則構(gòu)成十進(jìn)制(8421碼)計(jì)數(shù)器;若將Q3和CP0相連,計(jì)數(shù)脈沖由CP1輸入,輸出為Q3Q2Q1Q0時(shí),則構(gòu)成十進(jìn)制(5421碼)計(jì)數(shù)器。因此,74LS290又稱(chēng)為“二—五—十進(jìn)制型集成計(jì)數(shù)器”。(2)常用同步集成計(jì)數(shù)器74LS16174LS161是一種同步4位二進(jìn)制加法集成計(jì)數(shù)器。其符號(hào)圖和管腳的排列如下圖(a)、(b)所示,邏輯功能如下表所示。74LS161邏

4、輯功能表邏輯功能表CRLDCTPCTTCPQ3Q2Q1Q001111011101010000D3D2D1D0Q3Q2Q1Q0Q3Q2Q1Q0加法計(jì)數(shù)由表所示可知,74LS161有以下功能:當(dāng)復(fù)位端時(shí),輸出Q3Q2Q1Q0全為零,實(shí)現(xiàn)異步清除功能(又稱(chēng)復(fù)位功能)。0CR?74LS290的符號(hào)圖和管腳圖74LS161的符號(hào)圖和管腳圖2.計(jì)數(shù)芯片4029如何設(shè)置可實(shí)現(xiàn)加技術(shù)、減計(jì)數(shù)?圖3是可逆、可預(yù)置計(jì)數(shù)器CD4029構(gòu)成的任意N分頻減法計(jì)數(shù)

5、電路,UD接“L”電平進(jìn)行減法計(jì)數(shù),BD接“L”電平按BCD輸出碼進(jìn)行計(jì)數(shù),低位的Co進(jìn)位到高位的CT輸入進(jìn)行進(jìn)位計(jì)數(shù),按BCD計(jì)數(shù)連接可實(shí)現(xiàn)0299分頻,按二進(jìn)制連接(BD)端連到VDD上)可實(shí)現(xiàn)08192分頻,分頻比N值是由并行預(yù)置輸入端P3P0所加的數(shù)字電平來(lái)決定的,可在上述范圍內(nèi)任意設(shè)置。該電路每當(dāng)各級(jí)CD4029均計(jì)數(shù)到全零狀態(tài)時(shí),各級(jí)的Co=“L”電平,通過(guò)3輸入N門(mén)譯碼就在PE端出現(xiàn)正脈沖(tw寬),將各級(jí)預(yù)置設(shè)定數(shù)字(圖

6、示123)并行置入內(nèi)部,再開(kāi)始新的計(jì)數(shù)循環(huán),PE端出現(xiàn)的瞬變脈沖就是分頻后的輸出信號(hào),其周期是計(jì)數(shù)時(shí)鐘CLK(即fin)周期的N倍,脈寬tw是由計(jì)數(shù)器延遲時(shí)間和N門(mén)延時(shí)之和來(lái)決定的,用CD4029和CD4025(三N)情況大約tw=0.9us(VDD=5V時(shí)),如果需要更寬的脈沖分頻輸出,可以使用單穩(wěn)延時(shí)電路如CD45284538來(lái)作定時(shí)展寬。3.計(jì)數(shù)芯片4029如何設(shè)置可實(shí)現(xiàn)二進(jìn)制計(jì)數(shù)?見(jiàn)資料預(yù)置工作原理4.根據(jù)4543真值表判斷其驅(qū)

7、動(dòng)的數(shù)碼管是共陰還是共陽(yáng)?3位計(jì)數(shù)電路、譯碼、驅(qū)動(dòng)、顯示電路如圖2.39所示,它的作用是把計(jì)數(shù)器輸出的計(jì)數(shù)結(jié)果顯示在3位數(shù)碼管上。譯碼器CD4543的引腳功能如圖2.37(b)所示。它有了四個(gè)輸入端:A、B、C、D,與計(jì)數(shù)器的輸出端相連;有七個(gè)數(shù)碼筆段輸出驅(qū)動(dòng)端:a~g。譯碼器CD4543可以驅(qū)動(dòng)共陰、共陽(yáng)兩種數(shù)碼管,使用時(shí),只要將PH引腳接高電平,即可驅(qū)動(dòng)共陽(yáng)極的LED數(shù)碼管;將PH引腳接低電平,即可驅(qū)動(dòng)共陰極的LED數(shù)碼管。顯示采取

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論