版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著數(shù)字通信技術(shù)和無(wú)線傳感器網(wǎng)絡(luò)的不斷發(fā)展,人們對(duì)應(yīng)用于其中的關(guān)鍵模塊——模數(shù)轉(zhuǎn)換器(Analog to Digital Converter,ADC)的要求越來(lái)越高。高速、高精度、低功耗成為模數(shù)轉(zhuǎn)換器研究領(lǐng)域的熱點(diǎn)。在各種類型的模數(shù)轉(zhuǎn)換器架構(gòu)中,sigma-delta ADC以速度換精度并結(jié)合噪聲整形技術(shù)使得高精度的實(shí)現(xiàn)變得相對(duì)簡(jiǎn)單,sigma-delta ADC幾乎成為了高精度ADC的代名詞。離散時(shí)間(Discrete Time,DT
2、)sigma-delta調(diào)制器在速度、精度、帶寬以及功耗等方面有較好的折衷,加上其對(duì)模擬器件的匹配性能要求較低,在音頻信號(hào)處理等領(lǐng)域得到了持續(xù)的發(fā)展,并在近些年來(lái)逐步擴(kuò)展到生物醫(yī)學(xué)信號(hào)及工業(yè)信號(hào)探測(cè)傳感等領(lǐng)域。
本文對(duì)一款適用于音頻信號(hào)、生物信號(hào)及工業(yè)信號(hào)探測(cè)傳感器的sigma-delta ADC(信號(hào)帶寬為200kHz,精度14bit)的調(diào)制器部分進(jìn)行研究。本文在介紹了當(dāng)前模數(shù)轉(zhuǎn)換器的研究現(xiàn)狀、ADC的基本原理和sigma-
3、delta ADC的主要性能指標(biāo)的基礎(chǔ)上,分析比較了sigma-delta調(diào)制器的四種結(jié)構(gòu),進(jìn)而初步確定了本次設(shè)計(jì)采用的結(jié)構(gòu)——二階單環(huán)結(jié)構(gòu)。在設(shè)計(jì)中首先利用Matlab/Simulink工具對(duì)二階sigma-delta調(diào)制器進(jìn)行了完整的行為級(jí)建模,并考慮進(jìn)時(shí)鐘抖動(dòng)、開(kāi)關(guān)熱噪聲、運(yùn)放的非線性因素等電路中的主要非理想因素,以此作系統(tǒng)級(jí)的仿真和優(yōu)化,驗(yàn)證系統(tǒng)的可行性和模型的正確性。為實(shí)現(xiàn)模擬電路模塊及系統(tǒng)性能與其物理實(shí)現(xiàn)之間的優(yōu)化設(shè)計(jì),本次
4、設(shè)計(jì)還基于Verilog-A進(jìn)行了各個(gè)模塊及系統(tǒng)的建模。
論文采用0.18μm CMOS標(biāo)準(zhǔn)工藝完成了二階調(diào)制器的晶體管級(jí)電路設(shè)計(jì),包括兩相非交疊時(shí)鐘、自舉開(kāi)關(guān)、兩級(jí)運(yùn)算放大器、開(kāi)關(guān)電容積分器、比較器、反饋DAC等,完成了版圖設(shè)計(jì)和后仿真。后仿真結(jié)果表明,在1V、115.967kHz的正弦輸入信號(hào)下,二階調(diào)制器可實(shí)現(xiàn)的精度為13.72bit,和14bit的精度指標(biāo)相比有所欠缺。最后基于14bit精度指標(biāo)的要求,對(duì)電路進(jìn)行了改進(jìn)
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 14bit,128MHz連續(xù)時(shí)間低功耗Sigma-Delta調(diào)制器的研究與設(shè)計(jì).pdf
- 12bit連續(xù)時(shí)間Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- MASH結(jié)構(gòu)Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- 高精度Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 連續(xù)時(shí)間Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 用于音頻的Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 1MHz基帶帶寬,14-bit精度的Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- Sigma-Delta調(diào)制器的研究和設(shè)計(jì).pdf
- 高精度Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- 22-Bit三階Cascaded結(jié)構(gòu)SigmA-Delta調(diào)制器研究和設(shè)計(jì).pdf
- 2-2MASH結(jié)構(gòu)Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 數(shù)字陀螺Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- 16bit Sigma-Delta DAC中數(shù)字調(diào)制器設(shè)計(jì)及驗(yàn)證.pdf
- 高階級(jí)聯(lián)多位Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 插值分布反饋結(jié)構(gòu)的Sigma-Delta調(diào)制器設(shè)計(jì).pdf
- 16bit-1MSPS的離散時(shí)間Sigma-Delta調(diào)制器的設(shè)計(jì).pdf
- Sigma-Delta模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與研究——Sigma-Delta調(diào)制器的設(shè)計(jì)實(shí)現(xiàn).pdf
- 多比特Sigma-Delta調(diào)制器系統(tǒng)結(jié)構(gòu)研究與設(shè)計(jì).pdf
- CMOS寬帶連續(xù)時(shí)間Sigma-Delta調(diào)制器.pdf
- 微陀螺中的單環(huán)四階帶通Sigma-Delta調(diào)制器設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論