版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、以全球數(shù)字廣播(Digital Radio Mondiale,DRM)和數(shù)字音頻廣播(Digital AudioBroadcasting,DAB)為代表的數(shù)字廣播標準正在推動音頻廣播從模擬到數(shù)字的轉變。數(shù)字廣播在提供更加優(yōu)質音頻傳輸性能的同時,還能夠提供新的服務類型。因此,數(shù)字廣播的出現(xiàn)給正在衰落的傳統(tǒng)模擬廣播提供了新的發(fā)展機遇。低成本、高性能的數(shù)字廣播接收機是推廣數(shù)字廣播的關鍵所在。
本文研究了能夠同時兼容DRM和DAB兩種
2、標準的集成電路接收機系統(tǒng)。在系統(tǒng)和電路設計上做出了如下創(chuàng)新性研究工作:
1)進行了DRM/DAB接收機的系統(tǒng)分析和結構設計。通過分析、比較各類無線射頻接收機結構的優(yōu)缺點,提出了上邊注入、固定中頻的二次變頻、低中頻結構的接收機。然后,根據(jù)DRM/DAB標準以及系統(tǒng)指標規(guī)劃方法,提出了接收機的噪聲、帶寬、線性度以及鏡像抑制比等指標。最后,對接收機各個子模塊的具體參數(shù)指標進行了分配。
2)提出了新型的具有寬帶和高線性度的電
3、容交叉耦合共柵低噪聲放大器。介紹了共柵低噪聲放大器的原理和設計方法;提出了柵極有源電感和導數(shù)疊加技術,有效地提高了低噪聲放大器的帶寬和線性度性能,并給出了電路設計過程。電路采用中芯國際(SMIC)0.18-μm Radio Frequency(RF) CMOS工藝實現(xiàn)后進行了測試驗證。測試結果證實了柵極有源電感和導數(shù)疊加技術的有效性。
3)提出了基于電流鏡結構的新型低電壓、高二階輸入截點(ⅡP2)的寬帶混頻器。詳細分析了各類型
4、混頻器的優(yōu)缺點;給出了低電壓,高ⅡP2電流鏡混頻器的原理和電路實現(xiàn)方法,并且給出了詳細的設計過程,包括低電壓跨導級和低電壓開關級設計和開關級的線性度分析。芯片采用SMIC0.18-μm RF CMOS工藝實現(xiàn)。測試結果表明該電流鏡混頻器在1V電源電壓下仍能提供良好的噪聲和帶寬性能。其中帶寬遠超過系統(tǒng)要求,驗證了采用電流復用和電流注入技術的輸入級以及新型的開關級技術的有效性。
4)提出了新型的基于信號求和可變增益放大器的第一中頻
5、寬帶可編程增益放大器。分析了各種可變增益放大器(VGA)和可編程增益放大器(PGA)結構的優(yōu)缺點,討論了PGA的設計指標,并提出了一種新型的基于信號求和結構VGA的PGA。不同于傳統(tǒng)的通過改變偏置電壓來調整電流分配比例的方式,本設計通過開關控制晶體管的尺寸比例來精確地按比例控制電流分配,實現(xiàn)了精確的6dB增益步長。為了實現(xiàn)精確的絕對增益,本設計還采用了恒跨導偏置技術,得到了與負載電阻成反比的輸入跨導,實現(xiàn)了與工藝、電壓和溫度無關的增益。
6、同時,為了保證低增益情況下的線性度,本設計還采用了源極退化技術。所設計的集成電路采用中芯國際SMIC0.18μm RF-CMOS工藝實現(xiàn)后進行了在片測試。測試結果驗證了上述技術的可行性。
5)對有源復數(shù)濾波器進行了研究和設計。介紹了基本的濾波器類型,并根據(jù)本設計對帶內增益平坦度的要求,選擇了切比雪夫濾波器。分析了不同類型的有源RC濾波器結構,選擇了階數(shù)為3、簡單有效的跳步(Leapfrog)結構。在比較Phase-locked
7、 Loop(PLL)法和充電時間常數(shù)法兩種常見的間接頻率校準方法的基礎上,提出了簡單有效的充電時間常數(shù)法校準電路,并給出了工作流程圖。所設計的集成電路采用中芯國際SMIC0.18μm RF-CMOS工藝實現(xiàn)后進行了在片測試,測試結果驗證了上述技術的可行性。
6)對直流失調消除電路和自動增益控制電路的進行了詳細的理論分析和電路設計。在直流消除電路上,提供了模擬直流失調消除(ADCOC)和數(shù)字直流失調消除(DDCOC)兩種技術。A
8、DCOC技術具有結構簡單、輸出失調利于控制的特點,但是對于PGA的噪聲和傳輸函數(shù)都有著嚴重的影響。特別是在噪聲方面,不經仔細設計的ADCOC會成倍地增大PGA的噪聲;在傳輸函數(shù)方面,ADCOC對帶寬和增益精度兩個方面都有著重要的影響。為此,本文提出了一種有效的優(yōu)化方法,同時增大失調反饋放大器的增益和失調電阻的值,在滿足直流增益小于0dB的情況,有效地降低了ADCOC電路的影響。盡管DDCOC需要數(shù)?;旌显O計技術,且方案較ADCOC更加復
9、雜,但是DDCOC具有功耗低、引入極低的噪聲貢獻的優(yōu)點,因此本設計最終采用DDCOC技術。給出了DDCOC的詳細方案和電路設計方法。另外,基于傳統(tǒng)的模擬AGC和數(shù)字AGC技術提出了一種結構簡單、功耗極低的數(shù)?;旌螦GC結構。需要消耗額外功率的模塊僅僅包括一個整流器和兩個低功耗的比較器。本設計的所有芯片均采用中芯國際SMIC0.18μm RF-CMOS工藝實現(xiàn)并進行了在片測試,測試結果驗證了上述技術的可行性。
7)介紹了接收通道
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 硅基深亞微米CMOS數(shù)字廣播接收機前端芯片與系統(tǒng)研究.pdf
- 無線接收機系統(tǒng)結構研究及深亞微米RF CMOS探討.pdf
- 深亞微米級CMOS數(shù)字廣播無線接收前端中頻率綜合器的研究.pdf
- 深亞微米RF-CMOS器件物理與模型研究.pdf
- 全差分光電集成接收機的研究與標準CMOS工藝實現(xiàn).pdf
- 基于標準CMOS工藝高速光電集成接收機的研究.pdf
- 54533.超深亞微米cmosgps接收機前端電路的設計
- 利用RF CMOS工藝設計的新型結構光通信接收機.pdf
- 深亞微米全耗盡SOI CMOS的高溫應用分析.pdf
- CMOS工藝下WiMax標準的射頻接收機前端設計.pdf
- 深亞微米高性能數(shù)字ASIC芯片的后端設計.pdf
- 深亞微米CMOS工藝下時間數(shù)字轉換器的研究與設計.pdf
- 深亞微米CMOS工藝下模擬集成電路的數(shù)字增強技術研究.pdf
- 深亞微米 CMOS 工藝下模擬集成電路的數(shù)字增強技術研究.pdf
- Ka波段多體制雷達接收機前端研究.pdf
- K-波段接收機前端電路模塊之CMOS設計.pdf
- 數(shù)字廣播接收機的軟件無線電研究.pdf
- GNSS接收機CMOS射頻前端芯片系統(tǒng)級設計.pdf
- 數(shù)字廣播電視接收機
- 面向多帶多標準接收機的寬帶CMOS低噪聲放大器研究.pdf
評論
0/150
提交評論