版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、硬件工程師面試題集(DSP,嵌入式系統(tǒng),電子線路,通訊,微電子,半導(dǎo)體)1、下面是一些基本的數(shù)字電路知識問題,請簡要回答之。(1)什么是什么是Setup和Hold時間?時間?答:SetupHoldTime用于測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間(SetupTime)是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)能夠保持穩(wěn)定不變的時間。輸入數(shù)據(jù)信號應(yīng)提前時鐘上升沿(如上升沿有效)T時間到達(dá)芯片,這個T就是建立時間通常所說的Set
2、upTime。如不滿足SetupTime,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿到來時,數(shù)據(jù)才能被打入觸發(fā)器。保持時間(HoldTime)是指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)保持穩(wěn)定不變的時間。如果HoldTime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。(2)什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?答:在組合邏輯電路中,由于門電路的輸入信號經(jīng)過的通路不盡相同,所產(chǎn)生的延時也就會
3、不同,從而導(dǎo)致到達(dá)該門的時間不一致,我們把這種現(xiàn)象叫做競爭。由于競爭而在電路輸出端可能產(chǎn)生尖峰脈沖或毛刺的現(xiàn)象叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消去項,二是在芯片外部加電容。(3)請畫出用請畫出用D觸發(fā)器實現(xiàn)觸發(fā)器實現(xiàn)2倍分頻的邏輯電路倍分頻的邏輯電路答:把D觸發(fā)器的輸出端加非門接到D端即可,如下圖所示:(4)什么是什么是“線與線與“邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求?邏輯,要實
4、現(xiàn)它,在硬件特性上有什么具體要求?答:線與邏輯是兩個或多個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用OC門來實現(xiàn)(漏極或者集電極開路),為了防止因灌電流過大而燒壞OC門應(yīng)在OC門輸出端接一上拉電阻(線或則是下拉電阻)。(5)什么是同步邏輯和異步邏輯?同步電路與異步電路有何區(qū)別?什么是同步邏輯和異步邏輯?同步電路與異步電路有何區(qū)別?答:同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系.電路設(shè)計可分類為同步電路設(shè)
5、計和異步電路設(shè)計。同步電路利用時鐘脈沖使其子系統(tǒng)同步運作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開始”和“完成”信號使之同步。異步電路具有下列優(yōu)點:無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性。(7)你知道那些常用邏輯電平?你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?電平可以直接互連嗎?答:常用的電平標(biāo)準(zhǔn),低速的有RS232、RS485、RS422、TTL、CMOS、LVTT
6、L、LVCMOS、ECL、ECL、LVPECL等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL等。一般說來,CMOS電平比TTL電平有著更高的噪聲容限。如果不考慮速度和性能,一般TTL與CMOS器件可以互換。但是需要注意有時候負(fù)載效應(yīng)可能引起電路工作不正(6)整機(jī)調(diào)試如提高靈敏度等問題5、基爾霍夫定理、基爾霍夫定理KCL:電路中的任意節(jié)點,任意時刻流入該節(jié)點的電流等于流出該節(jié)點的電流(KVL同理)6、描述反饋電路的概念
7、,列舉他們的應(yīng)用、描述反饋電路的概念,列舉他們的應(yīng)用反饋是將放大器輸出信號(電壓或電流)的一部分或全部,回收到放大器輸入端與輸入信號進(jìn)行比較(相加或相減),并用比較所得的有效輸入信號去控制輸出,負(fù)反饋可以用來穩(wěn)定輸出信號或者增益,也可以擴(kuò)展通頻帶,特別適合于自動控制系統(tǒng)。正反饋可以形成振蕩,適合振蕩電路和波形發(fā)生電路。7、負(fù)反饋種類及其優(yōu)點、負(fù)反饋種類及其優(yōu)點電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋降低放大器的增益靈敏度,
8、改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴(kuò)展,放大器的通頻帶,自動調(diào)節(jié)作用8、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些方法、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁?,有哪些方法頻率補(bǔ)償是為了改變頻率特性,減小時鐘和相位差,使輸入輸出頻率同步相位補(bǔ)償通常是改善穩(wěn)定裕度,相位補(bǔ)償與頻率補(bǔ)償?shù)哪繕?biāo)有時是矛盾的不同的電路或者說不同的元器件對不同頻率的放大倍數(shù)是不相同的,如果輸入信號不是單一頻率,就會造成高頻放大的倍數(shù)大,低頻放大的倍數(shù)小
9、,結(jié)果輸出的波形就產(chǎn)生了失真放大電路中頻率補(bǔ)償?shù)哪康模阂皇歉纳品糯箅娐返母哳l特性,而是克服由于引入負(fù)反饋而可能出現(xiàn)自激振蕩現(xiàn)象,使放大器能夠穩(wěn)定工作。在放大電路中,由于晶體管結(jié)電容的存在常常會使放大電路頻率響應(yīng)的高頻段不理想,為了解決這一問題,常用的方法就是在電路中引入負(fù)反饋。然后,負(fù)反饋的引入又引入了新的問題,那就是負(fù)反饋電路會出現(xiàn)自激振蕩現(xiàn)象,所以為了使放大電路能夠正常穩(wěn)定工作,必須對放大電路進(jìn)行頻率補(bǔ)償。頻率補(bǔ)償?shù)姆椒梢苑譃槌?/p>
10、補(bǔ)償和滯后補(bǔ)償,主要是通過接入一些阻容元件來改變放大電路的開環(huán)增益在高頻段的相頻特性,目前使用最多的就是鎖相環(huán)9、有源濾波器和無源濾波器的區(qū)別、有源濾波器和無源濾波器的區(qū)別無源濾波器:這種電路主要有無源元件R、L和C組成;有源濾波器:集成運放和R、C組成,具有不用電感、體積小、重量輕等優(yōu)點。集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源濾波電路的工
11、作頻率難以做得很高。10、名詞解釋:、名詞解釋:SRAM、SSRAM、SDRAM、壓控振蕩器、壓控振蕩器(VCO)SRAM:靜態(tài)RAM;DRAM:動態(tài)RAM;SSRAM:SynchronousStaticRomAccessMemy同步靜態(tài)隨機(jī)訪問存儲器,它的一種類型的SRAM。SSRAM的所有訪問都在時鐘的上升下降沿啟動。地址、數(shù)據(jù)輸入和其它控制信號均與時鐘信號相關(guān)。這一點與異步SRAM不同,異步SRAM的訪問獨立于時鐘,數(shù)據(jù)輸入和輸出
12、都由地址的變化控制。SDRAM:SynchronousDRAM同步動態(tài)隨機(jī)存儲器。11、名詞解釋:、名詞解釋:IRQ、BIOS、USB、VHDL、SDR。(1)IRQ:中斷請求(2)BIOS:BIOS是英文“BasicInputOutputSystem“的縮略語,直譯過來后中文名稱就是“基本輸入輸出系統(tǒng)“。其實,它是一組固化到計算機(jī)內(nèi)主板上一個ROM芯片上的程序,它保存著計算機(jī)最重要的基本輸入輸出的程序、系統(tǒng)設(shè)置信息、開機(jī)后自檢程序和系
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 硬件工程師面試題集(含答案,很全)
- 硬件工程師面試題集含答案,很全
- 華為硬件工程師面試題
- 軟件工程師面試題(含答案)
- 軟件工程師面試題含答案
- 電子工程師面試題庫要點
- java軟件工程師面試題集
- 結(jié)構(gòu)工程師面試題及答案
- 網(wǎng)絡(luò)工程師面試題附答案
- 網(wǎng)絡(luò)工程師面試題整理匯總(很全并附有詳細(xì)答案)
- iphone開發(fā)工程師面試題
- 電氣工程師面試題
- 電子工程師面試題 合集
- 硬件工程師面試試題
- 網(wǎng)絡(luò)工程師面試題精選it面試
- 電氣工程師面試題
- 機(jī)械工程師面試題和答案21
- 軟件實施工程師面試題答案
- 2018年js工程師面試題及答案
- idc運維工程師面試題及其答案
評論
0/150
提交評論