版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、終于有人講透了芯片設(shè)計流程?。娮尤吮刈x)芯片,指的是內(nèi)含集成電路的硅片,所以芯片又被稱集成電路,可能只有2.5厘米見方大小,但是卻包含幾千萬個晶體管,而較簡單的處理器可能在幾毫米見方的芯片上刻有幾千個晶體管。芯片是電子設(shè)備中最重要的部分,承擔(dān)著運算和存儲的功能。一、高大上的芯片設(shè)計流程一顆芯片的誕生,可以分為設(shè)計與制造兩個環(huán)節(jié)。芯片制造的過程就如同用樂高蓋房子一樣,先有晶圓作為地基,再層層往上疊的芯片制造流程后,就可產(chǎn)出想要的IC芯片
2、,然而,沒有設(shè)計圖,擁有再強大的制造能力也無濟(jì)于事。在IC生產(chǎn)流程中,IC多由專業(yè)IC設(shè)計公司進(jìn)行規(guī)劃、設(shè)計,像是聯(lián)發(fā)科、高通、Intel等知名大廠,都自行設(shè)計各自的IC芯片,提供不同規(guī)格、效能的芯片給下游廠商選擇。所以,IC設(shè)計是整個芯片成型最重要的一環(huán)。先看看復(fù)雜繁瑣的芯片設(shè)計流程:▲32bits加法器的Verilog范例2、有了電腦,事情都變得容易有了完整規(guī)畫后,接下來便是畫出平面的設(shè)計藍(lán)圖。在IC設(shè)計中,邏輯合成這個步驟便是將確
3、定無誤的HDLcode,放入電子設(shè)計自動化工具(EDAtool),讓電腦將HDLcode轉(zhuǎn)換成邏輯電路,產(chǎn)生如下的電路圖。之后,反覆的確定此邏輯閘設(shè)計圖是否符合規(guī)格并修改,直到功能正確為止?!刂茊卧铣珊蟮慕Y(jié)果最后,將合成完的程式碼再放入另一套EDAtool,進(jìn)行電路布局與繞線(PlaceRoute)。在經(jīng)過不斷的檢測后,便會形成如下的電路圖。圖中可以看到藍(lán)、紅、綠、黃等不同顏色,每種不同的顏色就代表著一張光罩。至于光罩究竟要如何運用
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 關(guān)于敬辭和謙辭這篇文章講透了
- “有人管”與“人會管”
- 新郎必讀結(jié)婚接新娘流程
- synopsys數(shù)字芯片設(shè)計全流程實戰(zhàn)
- 《終于愛情》(4)
- 《終于愛情》(3)
- 基于時鐘芯片的電子時鐘設(shè)計
- 精彩極了和糟糕透了教學(xué)設(shè)計
- 《終于愛情》(10)
- 芯片制造工藝流程
- 無芯片rfid電子標(biāo)簽的設(shè)計【電子類】【無圖】
- 常見芯片工作流程
- 無芯片rfid電子標(biāo)簽的設(shè)計【電子類】【無圖】
- 基于FPGA的電子泳式電子紙驅(qū)動芯片設(shè)計.pdf
- rfid電子標(biāo)簽基礎(chǔ)知識必讀
- 高端人才必看 生意人必讀
- 兒歌,終于找齊了
- 電子式電能表芯片的設(shè)計.pdf
- 《終于愛情》(7)
- 《終于愛情》(2)
評論
0/150
提交評論