2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩4頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、1一位十六進制數(shù)可以用C位二進制數(shù)來表示。2十進制數(shù)25用8421BCD碼表示為B。3.以下表達式中符合邏輯運算法則的是D。A.1B.2C.4D.16A.10101B.00100101C.100101D.10101A.CC=C2B.11=10C.01D.A1=14.當(dāng)邏輯函數(shù)有n個變量時,共有D個變量取值組合?5ABC=C。6在何種輸入情況下,“與非”運算的結(jié)果是邏輯0。DA.nB.2nC.n2D.2nA.ABB.ACC.(AB)(AC

2、)D.BCA全部輸入是0B.任一輸入是0C.僅一輸入是0D.全部輸入是17.以下電路中可以實現(xiàn)“線與”功能的有C。8以下電路中常用于總線應(yīng)用的有A。A.與非門B.三態(tài)輸出門C.集電極開路門D.CMOS與非門A.TSL門B.OC門C.漏極開路門D.CMOS與非門9若在編碼器中有50個編碼對象,則要求輸出二進制代碼位數(shù)為B位。10.一個16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有C個。A.5B.6C.10D.50A.1B.2C.4D

3、.1611四選一數(shù)據(jù)選擇器的數(shù)據(jù)輸出Y與數(shù)據(jù)輸入Xi和地址碼Ai之間的邏輯表達式為Y=A。A.B.C.D.3XAAXAAXAAXAA01201101001???001XAA101XAA3XAA0112.一個8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有E個。A.1B.2C.3D.4E.813在下列邏輯電路中,不是組合邏輯電路的有D。A.譯碼器B.編碼器C.全加器D.寄存器14八路數(shù)據(jù)分配器,其地址輸入端有c個。A.1B.2C.3D.4E.815用四選一

4、數(shù)據(jù)選擇器實現(xiàn)函數(shù)Y=,應(yīng)使A。0101AAAA?A.D0=D2=0,D1=D3=1B.D0=D2=1,D1=D3=0C.D0=D1=0,D2=D3=1D.D0=D1=1,D2=D3=016.N個觸發(fā)器可以構(gòu)成能寄存B位二進制數(shù)碼的寄存器。A.N1B.NC.N1D.2N17在下列觸發(fā)器中,有約束條件的是c。A.主從JKFFB.主從DFFC.同步RSFFD.邊沿DFF18一個觸發(fā)器可記錄一位二進制代碼,它有C個穩(wěn)態(tài)。A.0B.1C.2D.

5、3E.419存儲8位二進制信息要D個觸發(fā)器。A.2B.3C.4D.820對于D觸發(fā)器,欲使Qn1=Qn,應(yīng)使輸入D=C。A.0B.1C.QD.Q21對于JK觸發(fā)器,若J=K,則可完成C觸發(fā)器的邏輯功能。A.RSB.DC.TD.TˊA.多諧振蕩器B.單穩(wěn)態(tài)觸發(fā)器C.施密特觸發(fā)器D.石英晶體多諧振蕩器一、判斷題(正確打√,錯誤的打)1.方波的占空比為0.5。(√)2.8421碼1001比0001大。(√)3.數(shù)字電路中用“1”和“0”分別表

6、示兩種狀態(tài)二者無大小之分。(√)4八進制數(shù)(18)8比十進制數(shù)(18)10小。()5當(dāng)傳送十進制數(shù)5時,在8421奇校驗碼的校驗位上值應(yīng)為1。(√)6在時間和幅度上都斷續(xù)變化的信號是數(shù)字信號,語音信號不是數(shù)字信號。()7占空比的公式為:q=twT,則周期T越大占空比q越小。()8十進制數(shù)(9)10比十六進制數(shù)(9)16小。()9邏輯變量的取值,1比0大。()。10異或函數(shù)與同或函數(shù)在邏輯上互為反函數(shù)。(√)。11若兩個函數(shù)具有相同的真值

7、表,則兩個邏輯函數(shù)必然相等。()。12若兩個函數(shù)具有不同的真值表,則兩個邏輯函數(shù)必然不相等。(√)13若兩個函數(shù)具有不同的邏輯函數(shù)式,則兩個邏輯函數(shù)必然不相等。()14邏輯函數(shù)兩次求反則還原,邏輯函數(shù)的對偶式再作對偶變換也還原為它本身。(√)15邏輯函數(shù)Y=ABCB已是最簡與或表達式。()BABC10對邏輯函數(shù)Y=ABCB利用代入規(guī)則,令A(yù)=BC代入,得Y=BCBCB=CB成立。()BABCBBCBCBC16當(dāng)TTL與非門的輸入端懸空時

8、相當(dāng)于輸入為邏輯1。()17普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會損壞器件。(√)18三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。()19一般TTL門電路的輸出端可以直接相連,實現(xiàn)線與。()20TTLOC門(集電極開路門)的輸出端可以直接相連,實現(xiàn)線與。(√)21.共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動。(√)22.數(shù)據(jù)選擇器和數(shù)據(jù)分配器的功能正好相反,互為逆過程。(√)用數(shù)據(jù)

9、選擇器可實現(xiàn)時序邏輯電路。(√)23.D觸發(fā)器的特性方程為Qn1=D,與Qn無關(guān),所以它沒有記憶功能。(√)24.RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。(√)25.同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。(√)26.若要實現(xiàn)一個可暫停的一位二進制計數(shù)器,控制信號A=0計數(shù),A=1保持,可選用T觸發(fā)器,且令T=A。()同步時序電路由組合電路和存儲器兩部分組成。()27.組合電路不含有記憶功能的器件

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論