單周期和多周期專用cpu設(shè)計(jì)【開題報(bào)告】_第1頁
已閱讀1頁,還剩2頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、畢業(yè)設(shè)計(jì)開題報(bào)告畢業(yè)設(shè)計(jì)開題報(bào)告計(jì)算機(jī)科學(xué)與技術(shù)計(jì)算機(jī)科學(xué)與技術(shù)單周期和多周期專用單周期和多周期專用CPUCPU設(shè)計(jì)設(shè)計(jì)一、選題的背景與意義隨著信息技術(shù)的迅猛發(fā)展,計(jì)算機(jī)技術(shù)也在不斷革新,而計(jì)算機(jī)已經(jīng)成為了人們?nèi)粘I钪胁粩嗷蛉钡囊粋€(gè)組成部分,在經(jīng)濟(jì)全球化和網(wǎng)絡(luò)普及化的今天,計(jì)算機(jī)對(duì)于人們的影響也越來越大,而作為計(jì)算機(jī)的核心設(shè)備,CPU也在不停地更新?lián)Q代并越來越受到人們的關(guān)注和重視,多線程,多核心理論的產(chǎn)生,使得CPU的革新速度又得到進(jìn)

2、一步的提升。本課題旨在通過對(duì)硬布線控制器知識(shí)的分析,對(duì)單、多周期CPU設(shè)計(jì)進(jìn)行探究,熟練掌握CPU內(nèi)部線路,實(shí)現(xiàn)其功能。中央處理器(CentralProcessingUnit,CPU),是電子計(jì)算機(jī)的主要設(shè)備之一。其功能主要是解釋計(jì)算機(jī)指令以及處理計(jì)算機(jī)軟件中的數(shù)據(jù)。所謂的計(jì)算機(jī)的可編程性主要是指對(duì)CPU的編程。CPU,往往采用硬布線邏輯實(shí)現(xiàn)。硬布線控制器又稱組合邏輯控制器,它將控制部件做成產(chǎn)生專門固定時(shí)序控制信號(hào)的邏輯電路,產(chǎn)生各種控

3、制信號(hào)。硬布線控制器又稱組合邏輯控制器,以使用最少元件和取得最高操作速度為設(shè)計(jì)目標(biāo)。硬布線控制的功能由邏輯門組合實(shí)現(xiàn)。硬布線控制邏輯主要取決于電路延時(shí),因而在超高速機(jī)器中,對(duì)影響速度的關(guān)鍵部分如核心部件CPU,往往采用硬布線邏輯實(shí)現(xiàn)。近年來,在一些新型計(jì)算機(jī)系統(tǒng)中,例如,RISC(精簡指令系統(tǒng)計(jì)算機(jī))中,一般都選用硬布線邏輯電路。,與微程序控制器相比,硬布線控制的速度較快。其原因是微程序控制中每條微指令都要從控制存儲(chǔ)器中讀取一次,影響了

4、速度,而硬布線控制主要取決于電路延遲。另外,隨著新一代機(jī)器及VLSI技術(shù)的發(fā)展與不斷進(jìn)步,硬布線邏輯設(shè)計(jì)思想又得到了重視,現(xiàn)代新型計(jì)算機(jī)體系結(jié)構(gòu)RISC中多采用硬布線控制邏輯。另外我們還需要了解EDA技術(shù),它是指以計(jì)算機(jī)為工作平臺(tái),融合了應(yīng)用電子技術(shù)、計(jì)算機(jī)技術(shù)、信息處理及智能化技術(shù)的最新成果,進(jìn)行電子產(chǎn)品的自動(dòng)設(shè)計(jì)。利用EDA工具,可以從概念、算法、協(xié)議等開始設(shè)計(jì)電子系統(tǒng),大量工作可以通過計(jì)算機(jī)完成,并可以將電子產(chǎn)品從電路設(shè)計(jì)、性能分

5、析到設(shè)計(jì)出IC版圖或PCB版圖的整個(gè)過程的計(jì)算機(jī)上自動(dòng)處理完成。20101129~20101206下發(fā)畢業(yè)設(shè)計(jì)課題任務(wù)書20101213~20101218學(xué)生撰寫開題報(bào)告20101219~20101226完成開題答辯20101227~20110131查找文獻(xiàn),完成文獻(xiàn)綜述和翻譯20110201~20110430完成課題主要內(nèi)容并進(jìn)行實(shí)驗(yàn)驗(yàn)證20110501~20110520撰寫畢業(yè)設(shè)計(jì)論文,整理材料,畢業(yè)設(shè)計(jì)論文完善,修改及定稿2011

6、0521~20110531完成畢業(yè)論文答辯五、主要參考文獻(xiàn):[1]戴志濤,周鋒,楊旭東,張杰.計(jì)算機(jī)組成原理.北京.科學(xué)出版社.2008[2]朱子玉,李亞民.CPU芯片邏輯設(shè)計(jì)技術(shù).北京.清華大學(xué)出版社.2005.01[3]易建勛.微處理器CPU的結(jié)構(gòu)與性能.北京.清華大學(xué)出版社.2003[4]王誠,劉衛(wèi)東,宋佳興.計(jì)算機(jī)組成與設(shè)計(jì)=ComputerganizationDesigneng.北京.清華大學(xué)出版社.2008[5]羅四維.計(jì)算

7、機(jī)工程設(shè)計(jì)導(dǎo)論.北京.高等教育出版社.2008[6]楊立.微機(jī)原理.北京.人民郵電出版社.2008[7]范長永.32位RISC微處理器模塊設(shè)計(jì).北京工業(yè)大學(xué).清華大學(xué)出版社.2003[8]甘嵐,劉美香,陳自剛.計(jì)算機(jī)組成原理與系統(tǒng)結(jié)構(gòu).北京.北京郵電大學(xué)出版社.2008[9]ChraM.R.Thimmannagari.CPUDesign.SpringerUS.005[10]ChraThimmannagari.CPUDesign:Answ

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論