2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩22頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領

文檔簡介

1、<p><b>  目 錄</b></p><p>  課程設計(論文)任務書…….……………………………………………………….…..…… I</p><p>  課程設計(論文)成績評定表.…………………………………………………………………III </p><p><b>  中文摘要 IV</b><

2、;/p><p>  1 設計任務描述1</p><p>  1.1 設計題目:數(shù)字頻率計1</p><p>  1.2 設計要求1</p><p>  1.2.1 設計目的1</p><p>  1.2.2 基本要求1</p><p>  1.2.3 發(fā)揮部分1</p>&

3、lt;p><b>  2 設計思路2</b></p><p><b>  3 設計方框圖3</b></p><p>  4 各部分電路設計及參數(shù)計算4</p><p>  4.1晶體振蕩電路4</p><p><b>  4.2分頻電路4</b></p&g

4、t;<p>  4.3整形放大電路5</p><p>  4.3.1工作原理5</p><p>  4.3.2施密特觸發(fā)器原理圖6</p><p>  4.4計數(shù) 鎖存 譯碼 顯示電路6</p><p>  4.5邏輯控制電路7</p><p>  4.5.1工作原理7</p>

5、<p>  4.5.2 555單穩(wěn)態(tài)觸發(fā)器電路原理圖8</p><p><b>  4.6報警電路8</b></p><p>  4.6.1報警原理電路8</p><p>  4.6.2相關參數(shù)計算9</p><p>  5 工作過程分析9</p><p>  6 元器件清單

6、10</p><p>  7 主要元器件介紹11</p><p>  7.1 74160同步十進制計數(shù)器11</p><p>  7.2 74273八D型觸發(fā)器12</p><p>  7.3 555定時器13</p><p>  7.3.1 555定時器的組成和功能13</p><p

7、>  7.3.2 555定時器的引腳圖及引腳功能14</p><p>  7.4 7448共陰極七段譯碼器15</p><p><b>  小 結(jié)16</b></p><p><b>  致 謝17</b></p><p><b>  參考文獻18</b><

8、;/p><p>  附 錄 A1 邏輯電路圖19</p><p>  附 錄 A2 實際接線圖20</p><p><b>  1 設計任務描述</b></p><p>  1.1 設計題目:數(shù)字頻率計</p><p><b>  1.2 設計要求</b></p&g

9、t;<p>  1.2.1 設計目的</p><p>  (1) 掌握數(shù)字頻率計的構(gòu)成,原理與設計方法;</p><p>  (2) 熟悉集成電路的使用方法。</p><p>  1.2.2 基本要求</p><p>  (1) 要求被測信號為方波,峰值為3V到5V(和TTL兼容),被測信號頻率范圍為0HZ到9999HZ;<

10、;/p><p>  (2) 設計石英晶體振蕩器及分頻系統(tǒng),閘門時間:10ms,0.1s,1s,10s;</p><p>  (3) 可控制的計數(shù),鎖存,譯碼顯示系統(tǒng)。</p><p>  1.2.3 發(fā)揮部分</p><p>  (1) 被測信號為三角波信號;</p><p>  (2) 超量程報警系統(tǒng)。</p>

11、;<p><b>  2 設計思路</b></p><p>  所謂的頻率就是1秒鐘之內(nèi)通過閘門的脈沖個數(shù),在通過計數(shù)器進行計數(shù),最后通過顯示器表現(xiàn)出來。</p><p>  首先,我們要獲得一個標準的固定寬度T的方波脈沖做門控制信號,他的選擇會改變閘門時間從而直接影響頻率計的量程。</p><p>  其次,我們要把這個標準的信

12、號和被測信號相“與”,通過門控制信號可以獲得T時間內(nèi)通過脈沖的個數(shù),此脈沖直接進入計數(shù)器進行計數(shù),最后通過譯碼顯示其頻率。</p><p>  最后,我們要設計的是對計數(shù)器和鎖存器的控制,這個的基本思路是在時基電路脈沖的上升沿到來時閘門開啟,計數(shù)器開始計數(shù),在同一脈沖的下降沿到來時,閘門關閉,計數(shù)器停止計數(shù).同時,鎖存器產(chǎn)生一個鎖存信號輸送到鎖存器的使能端將結(jié)果鎖存,并把鎖存結(jié)果輸送到譯碼器來控制七段顯示器,這樣

13、就可以得到被測信號的數(shù)字顯示的頻率.而在鎖存信號的下降沿到來時邏輯控制電路產(chǎn)生一個清零信號將計數(shù)器清零,為下一次測量做準備,實現(xiàn)了可重復使用,避免兩次測量結(jié)果相加使結(jié)果產(chǎn)生錯誤。</p><p>  綜合上面所說的可以將數(shù)字頻率計的電路分為四大部分即:時基電路、閘門電路、邏輯控制電路以及可控制的計數(shù)、鎖存、譯碼、顯示電路。</p><p><b>  時基電路的組成:</b

14、></p><p>  閘門電路:它的目的是提供閘門開啟的時間,該閘門可由一“與”門充當??梢杂?4160將標準信號進行分頻,從而獲得的閘門時間分別為10ms,0.1s,1s,10s。閘門時間越長,得到的頻率值就越準確,也就是說其量程越小。</p><p>  邏輯控制電路:在時基信號結(jié)束時產(chǎn)生的負跳變用來產(chǎn)生鎖存信號,鎖存信號的負跳變又用來產(chǎn)生清零信號,鎖存信號和清零信號可由雙單穩(wěn)

15、態(tài)觸發(fā)器74LS123產(chǎn)生,它們的脈沖寬度由電路的時間常數(shù)決定。</p><p>  計數(shù)、鎖存、譯碼、顯示電路:鎖存器的作用是將計數(shù)器在T結(jié)束時所計得的數(shù)進行鎖存,使顯示器上能穩(wěn)地顯示此時計數(shù)器的值。所示將些時,T計數(shù)時間結(jié)束時,邏輯控制電路發(fā)出鎖存信號,將些時計數(shù)器的值送譯碼顯示器。</p><p><b>  3 設計方框圖</b></p><

16、;p>  4 各部分電路設計及參數(shù)計算</p><p>  本設計電路主要分為5大部分,分別是整形電路部分,分頻電路部分,主要控制電路部分,計數(shù)、譯碼、鎖存電路部分和顯示電路部分,以下為具體功能及參數(shù)計算。</p><p>  4.1.晶體振蕩電路</p><p>  石英晶體振蕩器的特點是振蕩頻率準確,電路結(jié)構(gòu)簡單,頻率易調(diào)整。它還具有壓電效應,在晶體某一方

17、向加一電場,則在與此垂直的方向產(chǎn)生機械振動,有了機械振動,就會在相應的垂直面上產(chǎn)生電場,從而使機械振動和電場互為因果,這種循環(huán)過程一直持續(xù)到警惕的機械強度限制時,才達到穩(wěn)定,這種頻率為晶體振蕩器的固有頻率。</p><p>  在石英晶體振蕩器的輸出端放置一個非門,起到穩(wěn)定輸出波形,增強帶負載能力的作用。此非門的輸入為正弦波,輸出為方波。</p><p><b>  4.2分頻電

18、路</b></p><p>  由于石英晶體振蕩電路產(chǎn)生的頻率很高,要得到秒脈沖,需要用分頻電路。例如振蕩器輸出10000HZ信號,然后送到10分頻計數(shù)器74LS160后頻率變?yōu)?000HZ,再送到10分頻的計數(shù)器74160中頻率變?yōu)?00HZ,在經(jīng)過兩次分頻變?yōu)?HZ的方波信號。將此方波信號作為脈沖信號。</p><p>  通過第一個十分頻計數(shù)器出來的信號頻率為1000Hz

19、,根據(jù)T=1/f,其相應的周期為1ms。以此類推,經(jīng)過后幾個計數(shù)器輸出后的信號周期分別為10ms,0.1s,1s。當對應的開關閉合時就以該周期計入輸入脈沖個數(shù)。</p><p><b>  4.3整形放大電路</b></p><p><b>  4.3.1工作原理</b></p><p>  整形電路主要由一個555定時器

20、,一個電阻組成,將定時器的8腳4腳接電源,1腳接地5腳接電容接地,7腳接電阻接5v電源,2腳和6腳相聯(lián)作為輸入端,7腳作為輸出端,這樣就構(gòu)成了一個施密特觸發(fā)器,起到整形作用。</p><p>  如果Vi由0v開始逐漸增加,當Vi<Vcc/3時,輸出Vo為高電平;Vi繼續(xù)增加,如果Vcc/3<Vi< 2Vcc/3,輸出Vo維持高電平不變;Vi再增加,一旦Vi>2Vcc/3,Vo就由高電平跳

21、變?yōu)榈碗娖?;之后Vi再增加,仍是Vi>2Vcc/3,電路輸出保持低電平不變。</p><p>  如果Vi由大于的電壓值逐漸下降,只要Vcc/3<Vi< 2Vcc/3,電路輸出狀態(tài)不變,仍為低電平;只有當Vi<Vcc/3時,電路才再次翻轉(zhuǎn),Vo就由低電平跳變?yōu)楦唠娖健?lt;/p><p>  若輸入電壓的波形是個三角波,則對應的輸出波形如圖所示,它是反相輸出的施密<

22、;/p><p><b>  特觸發(fā)器。</b></p><p>  4.3.2施密特觸發(fā)器原理圖</p><p>  4.4計數(shù) 鎖存 譯碼 顯示電路</p><p>  7490計數(shù)器的作用是對輸入脈沖計數(shù)。根據(jù)設計要求最高測量頻率為9999HZ,應采用4位十進制計數(shù)器。其作用還有當邏輯控制電路輸出“清零”信號到計數(shù)器“清

23、零”端時,對顯示器進行清零。</p><p>  74273鎖存器在確定的時間內(nèi)計數(shù)器的計數(shù)結(jié)果必須鎖定后才能獲得穩(wěn)定的顯示值。鎖存器的作用是通過觸發(fā)脈沖控制,將測得的數(shù)據(jù)寄存起來送顯示譯碼器。鎖存器可以采用一般的八位并行輸入寄存器,為使數(shù)據(jù)穩(wěn)定,最好采用邊沿觸發(fā)方式的器件。</p><p>  7448為高電平有效,用于驅(qū)動共陰極顯示器,是把8421BCD碼表示的10進制轉(zhuǎn)換成能驅(qū)動數(shù)碼

24、管正常顯示的段信號,以獲得數(shù)字顯示。</p><p><b>  4.5邏輯控制電路</b></p><p><b>  4.5.1工作原理</b></p><p>  邏輯控制電路:作用有兩個:一是產(chǎn)生鎖存脈沖信號,使顯示器上的數(shù)字穩(wěn)定;二是產(chǎn)生“0”脈沖(清零信號),式計數(shù)器每次測量從零開始計數(shù)。信號進入第一個555單

25、穩(wěn)態(tài)觸發(fā)器后有一定的延時作用, t=1.1RC。</p><p>  4.5.2 555單穩(wěn)態(tài)觸發(fā)器電路原理圖</p><p><b>  4.6報警電路</b></p><p>  4.6.1報警原理電路</p><p>  4.6.2相關參數(shù)計算</p><p>  R——電阻,Ω/kΩ/MΩ

26、;</p><p><b>  C——電容,μF;</b></p><p><b>  f——頻率,HZ;</b></p><p>  ——報警器報警時間,s。</p><p><b>  5 工作過程分析</b></p><p>  數(shù)字頻率計的工作過

27、程可一分為三階段。</p><p>  第一階段:信號的輸入與整形。</p><p>  首先輸入信號通過放大器進行放大,其波形可以為正弦波,三角波,然后通過施密特觸發(fā)器對輸出信號進行整形,使之成為矩形脈沖。</p><p>  第二階段:標準時間內(nèi)通過脈沖的統(tǒng)計</p><p>  首先是由石英晶體震蕩器和分級分頻系統(tǒng)及門控制電路得到具有固

28、定寬度T的方波脈沖做門控制信號,時間基準T稱為閘門時間,這里主要是利用了74160器件的分頻功能,它將輸出的頻率依次按十進制縮小,測量時可按照需要任意選取。選取完量程后時基信號有兩個走向,一個是去控制閘門的開啟和關閉另一個是去控制一個邏輯電路。</p><p>  當時基信號通過閘門時,閘門開啟,這時輸入信號和時基信號共同作用由輸出端產(chǎn)生一個脈沖進入計數(shù)器進行計數(shù),簡單的說這里時基信號的作用就是提供一個標準的時間

29、,而這個與“與”門就是為了實現(xiàn)標準時間內(nèi)輸入信號通過的脈沖個數(shù),當這個時基信號結(jié)束時閘門關閉。</p><p>  第三階段:邏輯電路的控制</p><p>  在時基信號結(jié)束時,既當它的下降沿到來時,它通過邏輯控制電路的時候會產(chǎn)生一個負跳變用來充當鎖存信號,而鎖存信號的負跳變又會產(chǎn)生清零信號,當一個時基信號結(jié)束后,邏輯控制電路發(fā)出鎖存信號將此時計數(shù)器上的結(jié)果通過顯示器顯示出來, 而在鎖存

30、信號的下降沿到來時邏輯控制電路產(chǎn)生一個清零信號將計數(shù)器清零。</p><p>  這就是一個基本數(shù)字頻率計的全部工作過程。此外我還有兩個發(fā)揮的部分工作問題過程的</p><p><b>  分析:</b></p><p>  其一,超量程的報警系統(tǒng)</p><p>  它的工作過程是這樣的,當選定的標準頻率太大(既周期很

31、?。?,即所測頻率達到9999時,信號通過與非門向報警系統(tǒng)發(fā)出一個低電平電位是報警系統(tǒng)工作。</p><p>  其二,對被測信號的整形,使其變?yōu)榉讲ㄟ\用施密特觸發(fā)器。</p><p><b>  6 元器件清單</b></p><p><b>  7 主要元器件介紹</b></p><p>  7.

32、1 74160同步十進制計數(shù)器:</p><p>  74160為十進制計數(shù)器,直接清除。兩個高電平有效允許輸入EP和ET及動態(tài)進位輸出使計數(shù)器易于級聯(lián);ET允許動態(tài)進位輸出</p><p>  圖7.1 74160同步十進制計數(shù)器管腳圖</p><p>  表7.1 74160同步十進制計數(shù)器功能表</p><p>  7.2 742

33、73八D型觸發(fā)器:</p><p>  74273是邊沿觸發(fā)器,具有公共時鐘和清除功能??梢宰鳛榫彌_器、存儲器、和位移寄存器。</p><p>  圖7.2 74273八D型觸發(fā)器管腳圖</p><p>  表7.4 74273八D型觸發(fā)器功能表</p><p>  7.3 555定時器</p><p>  7.

34、3.1 555定時器的組成和功能</p><p>  555定時器內(nèi)部結(jié)構(gòu)的簡化原理圖如圖7.3.1所示。它由3個阻值為5K的電阻組成的分壓器、兩個電壓比較器C1和C2、基本RS觸發(fā)器、放電BJT T以及緩沖器G組成。定時器的主要功能取決于比較器,比較器的輸出控制RS觸發(fā)器和放電BJT T的狀態(tài)。圖中RD為復位輸入端,當RD為低電平時,不管其他輸入端的狀態(tài)如何,輸出Vo為低電平。因此在正常工作時,應將其接高電平。

35、</p><p>  7.3.2.555定時器的引腳圖及引腳功能</p><p>  圖7.3.2 555定時器的引腳圖 </p><p>  它的各個引腳功能如下:</p><p>  1腳:外接電源負端VSS或接地,一般情況下接地。</p><p><b>  2腳:低觸發(fā)端</b></

36、p><p><b>  3腳:輸出端Vo</b></p><p>  4腳:是直接清零端。當端接低電平,則時基電路不工作,此時不論、TH處于何電平,時基電路輸出為“0”,該端不用時應接高電平。</p><p>  5腳:VC為控制電壓端。若此端外接電壓,則可改變內(nèi)部兩個比較器的基準電壓,當該端不用時,應將該端串入一只0.01μF電容接地,以防引入干

37、擾。</p><p><b>  6腳:TH高觸發(fā)端</b></p><p>  7腳:放電端。該端與放電管集電極相連,用做定時器時電容的放電。</p><p>  8腳:外接電源VCC,雙極型時基電路VCC的范圍是4.5 ~ 16V,CMOS型時基電路VCC的范圍為3 ~ 18V。一般用5V。</p><p>  在1

38、腳接地,5腳未外接電壓,兩個比較器A1、A2基準電壓分別為的情況下,555時基電路的功能表如表7.3.1所示。</p><p>  表7.3.1 555定時器的功能表</p><p>  7.4 7448共陰極七段譯碼器</p><p>  有效高電平輸出:內(nèi)部有升壓電阻因而無需外部電阻;輸出最大電壓5.5V;吸收電流6.4mA</p><p

39、>  圖7.2 7448共陰七段譯碼器/驅(qū)動器管腳圖</p><p>  表7.2 7448共陰七段譯碼器/驅(qū)動器功能表</p><p>  七段顯示譯碼器是驅(qū)動七段顯示器件的專用譯碼器,它可以把輸入的二―十進制代碼轉(zhuǎn)換成七段顯示管所需要的輸入信息,以使七段顯示管顯示正確的數(shù)碼。七段顯示譯碼的示意圖如圖所示。</p><p>  圖 七段譯碼顯示示意圖&l

40、t;/p><p><b>  小 結(jié)</b></p><p>  為期一周的課程設計結(jié)束了,這一周的設計對自己來說是一個很大的挑戰(zhàn),從剛開始拿到題目時的不知所措到現(xiàn)在對設計內(nèi)容的不斷深入理解,可以說是一個很大的突破。本次課程設計,不僅僅是對課堂所學知識的一次復習,也是一次理論與實踐相結(jié)合的絕佳機會。通過這次的設計,我明白了課堂上所學的知識,會因為課時的限制或是課本年代的限

41、制而變得并不全面,而且由于科技的快速發(fā)展,我們課本的知識是跟不上時代的。正是因為我們所學知識的欠缺,所以在設計中我們要學會利用圖書館、網(wǎng)絡等多種渠道查詢我們設計所需要的資料。然后用我們所學的基礎知識去一點點的了解不同的集成電路的功能和用途。</p><p>  寫報告也是一項很不容易的事情,因為本次設計的時間正值期末考試,時間緊任務重。而且用軟件制作管腳圖和實際接線圖時也遇到了很大的麻煩,首先就是對軟件的不熟悉,

42、很多功能都需要同學們共同研究。還有就是數(shù)據(jù)庫的不完全,設計原理圖中的很多集成電路在軟件中都是找不到的,即使找到也會發(fā)現(xiàn)與自己所找的資料有所不同。解決這些困難著實花費了很多的時間和精力。這些問題的解決,單靠自己是很難做到的,這里不僅有老師的指導,還有同學們的集體智慧。</p><p>  課程設計期間我們還進行了答辯,老師針對我們所設計的電路提出一些問題,答辯是自愿的,不過我感覺這是一次不錯的機會,所以我選擇答辯。

43、在大學,像這種老師和學生一對一的問答的機會還是很少的,剛開始的時候確實有一點緊張,反應有點慢,對所問的問題有點不太清楚,不過最終還是解決了,總的來說答辯的過程還算是順利的。在答辯的過程中不僅僅是對所設計電路的分析,也是對一些課堂所學知識的復習,而且這些知識都是我們?nèi)菀缀雎缘募毠?jié),所以通過答辯還是有一定收獲的。</p><p>  通過一周的課程設計,發(fā)現(xiàn)自己有些能力還是有很大的欠缺的,特別是對陌生軟件的掌握上,所

44、以還需要大量的實習機會來通過實際的練習來彌補自己能力上的不足之處。</p><p><b>  致 謝</b></p><p>  本文主要闡述了數(shù)字頻率計的設計,通過這次設計我對數(shù)字電子有了更深一層的認識并且產(chǎn)生了濃厚的興趣。 本篇論文雖然凝聚著自己的汗水,但卻不是我個人智慧的結(jié)晶,是大家共同創(chuàng)造的如果沒有學校給了我們這次機會沒有導師的指引和贈予,朋友的幫

45、助和支持,我在設計肯定會大打折扣。當我打完設計論文的最后一個字符,涌上心頭的不是長途跋涉后抵達終點的欣喜,而是源自心底的誠摯謝意。我首先要嘎感謝我的構(gòu)思以及論文的內(nèi)容不厭其煩的進行多次指導和悉心指點,使我在完成論文的同時也深受啟發(fā)和教育。其次我要感謝身邊的朋友是你們不斷地給我前進的動力讓我在困難面前奮勇向前。最后我要感謝在網(wǎng)絡上發(fā)表材料的朋友們,是你們給了我最初的設計靈感。</p><p>  真心的感謝你們:我

46、的學校,我的老師,我的朋友,由衷的象你們表示致敬。</p><p><b>  參考文獻</b></p><p>  [1] 胡漢章,葉香美.數(shù)字電路分析與實踐.北京:中國電力出版社,2009</p><p>  [2] 尹雪飛,陳克安.集成電路速查大全.西安:西安電子科技大學出版社,2002</p><p>  [3]

47、 康華光,鄒壽彬,秦臻.電子技術(shù)基礎.北京:高等教育出版社,2006</p><p>  [4] 趙負圖.數(shù)字邏輯集成電路手冊.北京:化學工業(yè)出版社,2005</p><p>  [5] 何小艇.電子系統(tǒng)設計.杭州:浙江大學出版社,2001</p><p>  附 錄 A1 邏輯電路圖</p><p>  附 錄 A2 實際接線圖<

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論