2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩54頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、在地面數字接收系統(tǒng)中,高頻信號經調諧芯片變?yōu)橹蓄l信號,再通過ADC模塊將模擬中頻信號轉化為數字信號。本文所研究的初始解調電路的功能是把ADC輸出的數字信號轉化為基帶數字信號,有效地降低了信號的數據率,使得芯片的后續(xù)電路所處理的信號為數字基帶信號,為后級模塊的實時處理創(chuàng)造了條件,因此它在地面數字電視接收芯片設計中占有十分重要的地位。本文就是基于國家剛頒布的中國地面數字標準DTMB,對地面數字電視接收系統(tǒng)中的初始解調電路模塊進行了研究和設計

2、。 本文首先介紹了符合中國數字電視地面廣播標準的地面數字電視接收系統(tǒng)結構和OFDM調制解調的基本原理及其系統(tǒng)結構,設計了初始解調電路的系統(tǒng)架構,然后重點闡述了數字頻率合成器(DDFS)和低通濾波器模塊的設計過程,通過比較各種DDFS設計方法,并考慮初始解調電路的要求,采用了基于改進的CORDIC算法方式實現DDFS;低通濾波器采用19階半帶低通濾波器實現,它能夠同時完成了抽取和濾波的功能,便于后續(xù)電路的信號處理。在具體電路結構實

3、現上基于減少硬件規(guī)模、降低系統(tǒng)功耗考慮,采用了關鍵模塊結構優(yōu)化、時分復用、流水線結構和NUS算法系數量化等技術來優(yōu)化設計。 整個初始解調模塊采用Verilog HDL語言進行描述,通過VCS和ModelSim軟件對設計的電路進行了邏輯仿真,用Design Compiler對電路進行了邏輯綜合,并用FPGA進行了驗證。邏輯仿真與FPGA驗證的結果表明,本文設計的初始解調電路在30.24MHz的時鐘頻率下能正常工作,實現將數字信號解

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論