基于VHDL的定時器芯片設計及其在滴灌系統(tǒng)中的應用研究.pdf_第1頁
已閱讀1頁,還剩77頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、硬件描述語言VHDL是一種對數(shù)字電路和系統(tǒng)進行描述、建模、綜合的工業(yè)國際標準,它用簡潔明確的程序來描述復雜的邏輯功能。它支持自底向上的設計,也支持自頂向下的設計;支持模塊化設計,也支持層次化設計。因其具有強大的系統(tǒng)硬件描述能力、規(guī)范的語法等特點,VHDL獲得了各家EDA工具和集成電路廠商的普遍認同和共同推廣。因此必須采用一種新的硬件電路設計方法來替代傳統(tǒng)的硬件電路設計方法,以滿足大規(guī)模集成電路設計的要求。 本文針對VHDL在滴灌

2、控制器的定時器芯片的設計展開研究。主要進行了以下幾個方面的工作: 一、根據(jù)國內(nèi)外公開發(fā)表的文章、資料,較為詳實地對集成電路(包括定時器)的設計現(xiàn)狀和滴灌技術的研究現(xiàn)狀進行了歸納、概括和評述??紤]到滴灌系統(tǒng)的特點和要求,提出了基于VHDL的定時器芯片設計及其滴灌控制系統(tǒng)實現(xiàn)的設想。 二、對定時器的性能指標和邏輯功能作了較深入研究,對滴灌系統(tǒng)的性能指標也進行了研究。采用自上而下和層次化的設計方法,劃分了定時器芯片CPLD/F

3、PGA的邏輯功能。編寫了相應的應用程序。定時器芯片的軟件設計采用VHDL語言編寫程序,并對定時器的邏輯功能在MUX-PLUSⅡ上進行仿真,仿真結果表明定時器能完成設計的復位、測試、定時和倒計時功能。將其下載到可編程邏輯器件CPLD/FPGA上進行實驗驗證和測試,驗證結果說明該定時器達到了預期的邏輯功能要求,具備了足夠的定時精度。 三、設計了滴灌控制器定時器以外的控制電路,進行了單片機的應用設計以及與溫、濕度等傳感器的接口設計,對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論