版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、光纖通信由于其一系列的優(yōu)點(diǎn),已經(jīng)成為信息高速公路的骨干。鑒于信息傳輸?shù)谋ㄐ园l(fā)展和產(chǎn)品化后高可靠性、低成本的要求,本文對光纖通信系統(tǒng)中的光接收機(jī)電路從高集成度和高速率兩個(gè)方向進(jìn)行深入地分析和研究。 在詳細(xì)地分析比較了光接收機(jī)中各模塊電路的工作原理和電路結(jié)構(gòu)后,首先采用0.25μm CMOS工藝實(shí)現(xiàn)了一個(gè)SDH STM-16級(jí)別(2.5Gb/s)的高集成度的光接收機(jī)芯片。為使得光接收機(jī)電路的抖動(dòng)滿足ITU-T建議規(guī)定的抖動(dòng)指標(biāo),采
2、用了一種環(huán)路參數(shù)優(yōu)化的方案。為實(shí)現(xiàn)高集成度,芯片采用了一種特別設(shè)計(jì)的電荷泵鎖相環(huán)結(jié)構(gòu),使其同時(shí)具有時(shí)鐘恢復(fù)、數(shù)據(jù)判決和1:2分接的功能。本文還提出了一種結(jié)構(gòu)簡單、能夠消除系統(tǒng)相位誤差的時(shí)鐘數(shù)據(jù)恢復(fù)電路中的超前滯后鑒別結(jié)構(gòu)(己申請專利)。測試結(jié)果表明該芯片各項(xiàng)性能指標(biāo)均達(dá)到了國際先進(jìn)水平,可以應(yīng)用在符合SDH STM-16標(biāo)準(zhǔn)的光纖通信傳輸系統(tǒng)中。 采用0.18μm CMOS工藝實(shí)現(xiàn)了光纖傳輸系統(tǒng)SDH STM-64級(jí)別(10Gb
3、/s)時(shí)鐘恢復(fù)中的鎖相環(huán)芯片。采用一種對稱的、用兩異或門結(jié)構(gòu)的鑒頻鑒相器來消除系統(tǒng)相位誤差,還特別設(shè)計(jì)了能獲得正交時(shí)鐘輸出的5GHz雙延時(shí)路徑振蕩器和LC環(huán)形振蕩器。模擬結(jié)果表明該鑒頻鑒相器使得鎖相環(huán)的鎖定時(shí)間比文獻(xiàn)能檢索到的其它類型的改進(jìn)結(jié)構(gòu)的鎖定時(shí)間縮小到十分之一以下。芯片的最終測試結(jié)果表明該鎖相環(huán)具有鎖頻范圍寬、輸出相位噪聲性能好和功耗低等優(yōu)良指標(biāo)。 本文最后利用最新獲得的德國IHP 0.25μm SiGe BiCMOS工
4、藝,研究在更高的80Gb/s速率上設(shè)計(jì)光接收機(jī)中的1:2分接器電路。針對現(xiàn)有的測試條件,設(shè)計(jì)了能夠驅(qū)動(dòng)大負(fù)載的高增益大帶寬的時(shí)鐘驅(qū)動(dòng)電路。運(yùn)用超高速電路中可以利用的傳輸線理論設(shè)計(jì)相應(yīng)的匹配網(wǎng)絡(luò),解決超高速信號(hào)的輸入輸出匹配以及芯片內(nèi)部信號(hào)間的匹配問題。通過瞬態(tài)分析,該芯片能夠在超過80Gb/s上得到令人滿意的模擬結(jié)果。該芯片如果設(shè)計(jì)成功將成為目前國內(nèi)速率最高的集成電路。 本論文的研究做出了多項(xiàng)創(chuàng)新性工作,填補(bǔ)了國內(nèi)在實(shí)現(xiàn)高集成度
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 超高速并行光接收機(jī)電路設(shè)計(jì).pdf
- 超高速光接收機(jī)前端放大電路.pdf
- 超高速光接收機(jī)前端放大電路的設(shè)計(jì).pdf
- 超高速并行光纖通信接收機(jī)模擬前端電路研究.pdf
- 0.13μmbicmos工藝超高速光接收機(jī)前端放大器電路設(shè)計(jì)
- 超高速復(fù)接器集成電路研究.pdf
- 超高速Flash ADC集成電路設(shè)計(jì).pdf
- 超高速單片時(shí)鐘恢復(fù)電路.pdf
- CMOS超高速并行光接收機(jī)前置放大器陣列設(shè)計(jì).pdf
- 超高速WLALN傳輸方案研究及接收機(jī)硬件實(shí)現(xiàn).pdf
- 1.25gbps光接收機(jī)中前端放大電路的單片集成
- 光纖傳輸系統(tǒng)用超高速時(shí)鐘恢復(fù)集成電路研究.pdf
- 超高速全并行模數(shù)轉(zhuǎn)換集成電路設(shè)計(jì).pdf
- 超高速、射頻與微波單片集成電路設(shè)計(jì)關(guān)鍵技術(shù)研究.pdf
- 超高速CMOS鎖相環(huán)集成電路設(shè)計(jì).pdf
- 0.18μmcmos10gbs光接收機(jī)的單片集成數(shù)據(jù)再生電路
- 超高速0.18μmcmos復(fù)接器集成電路設(shè)計(jì)
- 超高速集成電路的信號(hào)完整性分析.pdf
- CMOS高速光接收機(jī)前端放大電路設(shè)計(jì).pdf
- 低頻時(shí)碼接收機(jī)電路
評論
0/150
提交評論