版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、互聯(lián)網(wǎng)的飛速發(fā)展促使網(wǎng)絡(luò)信息安全問(wèn)題越來(lái)越突出,研究開(kāi)發(fā)出適合網(wǎng)絡(luò)的文本過(guò)濾安全配套設(shè)備和技術(shù)已是迫在眉睫的問(wèn)題,當(dāng)前文本過(guò)濾技術(shù)主要是從軟件方面開(kāi)發(fā)研究的,其過(guò)濾的速度顯然與硬件過(guò)濾速度存在差距。本文是基于以上問(wèn)題設(shè)計(jì)出能實(shí)現(xiàn)文本過(guò)濾功能的FPGA,主要內(nèi)容如下: 首先,介紹文本信息過(guò)濾技術(shù)的發(fā)展現(xiàn)狀和課題提出的背景、以及互聯(lián)網(wǎng)上文本信息過(guò)濾的必要性。爾后從文本信息過(guò)濾的定義、目前過(guò)濾技術(shù),規(guī)則過(guò)濾模型,智能網(wǎng)卡模型的基本原理
2、作了簡(jiǎn)要介紹。 其次,詳細(xì)分析了FPGA芯片的特點(diǎn),主要從其邏輯結(jié)構(gòu)和特有的芯片特點(diǎn)兩個(gè)方面展開(kāi)討論,從其邏輯結(jié)構(gòu)可以用來(lái)直接設(shè)計(jì)成傳統(tǒng)的查找表來(lái)進(jìn)行詳細(xì)分析。 第三,提出用FPGA專(zhuān)用軟件開(kāi)發(fā)工具來(lái)介紹如何進(jìn)行設(shè)計(jì)實(shí)現(xiàn)文本過(guò)濾的FPGA,主要是從嵌入的RAM如何實(shí)現(xiàn)CAM、TCAM,動(dòng)態(tài)管理FPGA技術(shù)來(lái)分析設(shè)計(jì):既在FPGA上設(shè)定尋址存儲(chǔ)器,制定相應(yīng)的過(guò)濾規(guī)則,在實(shí)現(xiàn)操作中以IP過(guò)濾為例如何把IP數(shù)據(jù)包按五元組進(jìn)拆分
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的UCL硬件過(guò)濾系統(tǒng)研究與設(shè)計(jì).pdf
- 基于FPGA的硬件網(wǎng)絡(luò)信息過(guò)濾系統(tǒng)的設(shè)計(jì)與研究.pdf
- 基于HMM的語(yǔ)音識(shí)別算法研究及FPGA上的硬件實(shí)現(xiàn).pdf
- 應(yīng)用層過(guò)濾在SMTP上實(shí)現(xiàn)的研究.pdf
- 文本過(guò)濾技術(shù)的研究和實(shí)現(xiàn).pdf
- ISP系統(tǒng)設(shè)計(jì)及FPGA硬件實(shí)現(xiàn).pdf
- 基于規(guī)則的文本過(guò)濾系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- SVPWM研究及其FPGA硬件實(shí)現(xiàn).pdf
- 基于FPGA的SOC設(shè)計(jì)方法實(shí)現(xiàn)進(jìn)化硬件的研究.pdf
- 基于FPGA的硬件防火墻內(nèi)容過(guò)濾技術(shù)研究.pdf
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)的研究與設(shè)計(jì).pdf
- 基于FPGA的EPON ONU硬件設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的樂(lè)曲硬件演奏系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 圖像縮放算法的研究及其在FPGA上的實(shí)現(xiàn).pdf
- 適合于硬件進(jìn)化的FPGA平臺(tái)設(shè)計(jì)實(shí)現(xiàn).pdf
- 基于FPGA的FFT硬件架構(gòu)設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的神經(jīng)網(wǎng)絡(luò)硬件實(shí)現(xiàn)研究.pdf
- 基于FPGA的遺傳算法硬件實(shí)現(xiàn)研究.pdf
- 數(shù)據(jù)壓縮算法在FPGA上的實(shí)現(xiàn).pdf
- DES算法的硬件實(shí)現(xiàn)方法研究及FPGA實(shí)現(xiàn).pdf
評(píng)論
0/150
提交評(píng)論