2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩68頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、隨著計(jì)算機(jī)、多媒體和數(shù)字通信技術(shù)的迅速發(fā)展,一方面使得視頻技術(shù)得到了促進(jìn)和推動(dòng),另一方面也使得不同數(shù)字顯示設(shè)備之間的接口互聯(lián)問(wèn)題日益突出,然而在當(dāng)今市場(chǎng)上對(duì)于數(shù)字互聯(lián)問(wèn)題的重視還不夠,在兩個(gè)不同的接口之間進(jìn)行轉(zhuǎn)換的設(shè)備還比較少見(jiàn)。 本文詳細(xì)介紹了一種基于FPGA的視頻轉(zhuǎn)換接口的設(shè)計(jì)方案,這個(gè)接口主要功能是實(shí)現(xiàn)了對(duì)輸入的NTSC制式的視頻信號(hào)進(jìn)行轉(zhuǎn)換。接口電路使用ADV7181B芯片對(duì)視頻信號(hào)進(jìn)行解碼處理,被解碼的信號(hào)為ITU_R

2、656標(biāo)準(zhǔn)8位數(shù)據(jù)信號(hào)。本系統(tǒng)使用FPGA作為開(kāi)發(fā)平臺(tái),由I2C總線配置模塊、解交織模塊、緩存模塊、色度空間轉(zhuǎn)換模塊和VGA時(shí)序轉(zhuǎn)化模塊組成。其中,緩存設(shè)計(jì)采用場(chǎng)內(nèi)行插入法實(shí)現(xiàn)隔行掃描變換為逐行掃描,利用流水線技術(shù)對(duì)色度空間進(jìn)行轉(zhuǎn)換;在ADV7123芯片解碼下,圖像通過(guò)VGA控制模塊在VGA顯示器上得到顯示。本文中的主控制器采用Verilog HDL作為硬件描述語(yǔ)言,系統(tǒng)在Quartus Ⅱ 6.0,Modelsim SE 6.0軟件平

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論