版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、電子科技大學(xué)碩士學(xué)位論文面向衛(wèi)星導(dǎo)航接收機(jī)應(yīng)用的時(shí)鐘源與模數(shù)轉(zhuǎn)換器芯片設(shè)計(jì)姓名:葉鵬申請(qǐng)學(xué)位級(jí)別:碩士專業(yè):通信與信息系統(tǒng)指導(dǎo)教師:文光俊20090501ABSTRACTABSTRACTPhase—lockedloop(PLL)isacircuitwhichcarlsynchronizeitsoutputsignalwithaninputreferencesignalinfrequencyandphaseIt’Safundamental
2、andveryimportantmoduleinanalogandmixed—signalintegratedcircuitsBecauseofitsabilityoftracking,acquisitionandoperatingasanarrowbandfilter,PLLiswidelyusedinmanyfieldssuchasastronautics,communication,microprocessorandSOonOne
3、importantapplicationofPLLinmicroprocessoristoprovideon—chipclockforthesystemIthasbeenacoremoduleofmicroprocessorWiththedevelopmentofintegratedcircuitsandtheemergenceofSOC(SystemonaChip)technologyPLLhasplayedSOimportantar
4、oleinVLSIcircuitsandanalogintegratedcircuitsthatitisworthresearchingandesigningAnalog—to—digital(ADC)converteristhekeydeviceofadvancedcommunicationradaacousticsusceptanceandmanyconsumeeletronicsAsaspecialinterfaceconnect
5、swithanaloganddigitalcircuits,highperformanceanalogtodigitalconverterismoreandmoreimportantinwholesystemdesignNowthedevelopmentofthetechnologyhasmoreneedoftheperformanceoftheADC,especiallythespeedItevenhasbecomethekeyfac
6、torofthedeviceperformanceInthebasicoftheanalyzingofPLLandADC’Sbasicprincipleandtypicalschematics,thispaperdesignsa50MHzclockgeneratoranda2bitsADCthesamplingclockofADCistheoutputclockofPLLweanalysistheprincipleofPLLandADC
7、detaillyandweconstructatimimgmodelofPLLclockgeneratorinSIMULINKtocheckwhethertheparameterofPLLisrightthentheschematicsofPLLandADCaredesignedincadenceenvironmentwithJAZZ035urnBiCMOSprocess;thelayoutsofPLLandADCaredesigned
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 面向衛(wèi)星導(dǎo)航接收機(jī)應(yīng)用的混頻器芯片設(shè)計(jì).pdf
- 低中頻數(shù)字接收機(jī)的模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- 用于GNSS導(dǎo)航芯片的模數(shù)轉(zhuǎn)換器的研究與設(shè)計(jì).pdf
- 多模數(shù)字中頻接收機(jī)中的帶通△∑模數(shù)轉(zhuǎn)換器研究.pdf
- 應(yīng)用于多模接收機(jī)中可重構(gòu)模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- 24位模數(shù)轉(zhuǎn)換器芯片設(shè)計(jì)與實(shí)現(xiàn).pdf
- 模數(shù)轉(zhuǎn)換器與數(shù)模轉(zhuǎn)換器
- PCM編解碼芯片中模數(shù)轉(zhuǎn)換器的設(shè)計(jì).pdf
- Σ-Δ模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與研究.pdf
- 應(yīng)用于短距離無線器件接收機(jī)的模擬基帶與模數(shù)轉(zhuǎn)換器的電路研究與設(shè)計(jì).pdf
- 電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 應(yīng)用于CMOS圖像傳感器芯片的模數(shù)轉(zhuǎn)換器研究與設(shè)計(jì).pdf
- 工業(yè)應(yīng)用中的模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究.pdf
- 高速高精度模數(shù)轉(zhuǎn)換器芯片數(shù)字后端設(shè)計(jì).pdf
- 模數(shù)轉(zhuǎn)換器外文翻譯
- 無線通信模數(shù)轉(zhuǎn)換器中基準(zhǔn)源設(shè)計(jì).pdf
- 高性能模數(shù)轉(zhuǎn)換器研究與設(shè)計(jì)
- 高速BiCMOS模數(shù)轉(zhuǎn)換器的設(shè)計(jì)與仿真.pdf
- 24-bit模數(shù)轉(zhuǎn)換器設(shè)計(jì).pdf
- 模數(shù)轉(zhuǎn)換器硬IP核設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論