2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩73頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、隨著科技的發(fā)展和人民生活水平的提高,數(shù)字音頻廣播(DAB)有關(guān)技術(shù)的研究具有越來越高的科研價(jià)值和經(jīng)濟(jì)意義.做為數(shù)字音頻廣播應(yīng)用的關(guān)鍵技術(shù)之一-正交頻分復(fù)用(OFDM)調(diào)制/解調(diào)技術(shù)的硬件實(shí)現(xiàn)正是當(dāng)前各國DAB研究小組的主攻課題. 本文首先介紹了OFDM技術(shù)的原理,分析了我國《30MHz~3000MHz地面數(shù)字音頻廣播系統(tǒng)技術(shù)規(guī)范》中OFDM的工作參數(shù)及其符號生成系統(tǒng)的組成,討論了加入保護(hù)間隔的作用,設(shè)計(jì)了塊劃分、QPSK調(diào)制映射

2、、加入(去除)保護(hù)間隔等單元. 然后就OFDM調(diào)制/解調(diào)系統(tǒng)核心模塊FFT處理器的硬件設(shè)計(jì),本文分別以較少的資源(較高的精度)和較高的速度為第一設(shè)計(jì)原則設(shè)計(jì)了兩種FFT結(jié)構(gòu),并且在完成其FPGA設(shè)計(jì)的基礎(chǔ)上,進(jìn)行了ASIC設(shè)計(jì)的研究. 采用了改進(jìn)基二蝶形單元結(jié)構(gòu)減少乘法器的數(shù)量,采用浮點(diǎn)數(shù)表示格式來保證高精度,設(shè)計(jì)了一種單個(gè)蝶形單元式FFT處理器,利用流水線技術(shù)優(yōu)化了加法器、乘法器的設(shè)計(jì),并且對整個(gè)處理器進(jìn)行了可配置性設(shè)

3、計(jì),用CycloneⅡ系列EP2C35F672C8 FPGA來完成設(shè)計(jì),功能正確. 分析對比了國內(nèi)外現(xiàn)有實(shí)現(xiàn)結(jié)構(gòu)的優(yōu)缺點(diǎn),針對DAB系統(tǒng)參數(shù)的特點(diǎn),設(shè)計(jì)了一種基2/4/8結(jié)構(gòu)的FFT處理器,它具有速度快、存儲器占用少、實(shí)現(xiàn)簡單的優(yōu)點(diǎn).采用cordic算法實(shí)現(xiàn)復(fù)數(shù)相乘運(yùn)算,加入變點(diǎn)數(shù)設(shè)計(jì)單元實(shí)現(xiàn)512、1024、2048三種點(diǎn)數(shù)的設(shè)計(jì).FPGA驗(yàn)證通過后,基于Chartered標(biāo)準(zhǔn)單元庫的0.35umCMOS工藝來設(shè)計(jì)實(shí)現(xiàn),在SU

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論