2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩64頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、干擾是電子對(duì)抗中的一個(gè)重要分支。本設(shè)計(jì)中用于干擾的寬帶線性調(diào)頻信號(hào)是通過MATLAB軟件產(chǎn)生的,然后將其分為四個(gè)相關(guān)文件分別保存在了四張SD卡上。系統(tǒng)工作時(shí),利用FPGA來讀取存儲(chǔ)在SD卡上的干擾信號(hào),通過FPGA內(nèi)部的位擴(kuò)展及FIFO的數(shù)據(jù)緩沖,使得發(fā)送出去的數(shù)據(jù)滿足設(shè)計(jì)要求,達(dá)到對(duì)目標(biāo)信號(hào)的干擾作用。本文對(duì)SD卡的工作原理、FPGA內(nèi)部軟件設(shè)計(jì)實(shí)現(xiàn)、硬件電路設(shè)計(jì)、整體電路調(diào)試進(jìn)行了研究,并給出了部分設(shè)計(jì)模塊的測(cè)試結(jié)果。 本文

2、首先介紹了系統(tǒng)設(shè)計(jì)思想,F(xiàn)PGA的基本結(jié)構(gòu)和設(shè)計(jì)流程,說明了外圍芯片的特點(diǎn)和作用,JTAG接口等,接著介紹了SD卡的相關(guān)知識(shí),包括卡的初始化過程,工作狀態(tài)的轉(zhuǎn)換,命令集及操作流程,并且對(duì)SD卡工作時(shí)序進(jìn)行了分析研究,然后詳細(xì)介紹了FPGA內(nèi)部的編程思想,相關(guān)功能模塊的設(shè)計(jì)實(shí)現(xiàn)及測(cè)試結(jié)果(所有模塊的實(shí)現(xiàn)都是采用Verilog HDL編程),最后介紹了板極調(diào)試所用到的幾個(gè)工具:數(shù)字示波器,邏輯分析儀和QuartusⅡ自帶的工具Signal

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論