2023年全國(guó)碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、本文主要對(duì)數(shù)字下變頻器的FPGA設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了研究分析,完成了其主要功能模塊的設(shè)計(jì)、仿真驗(yàn)證,進(jìn)行了初步的數(shù)字下變頻系統(tǒng)級(jí)仿真驗(yàn)證以及初步的硬件測(cè)試。研究目標(biāo)是利用FPGA設(shè)計(jì)實(shí)現(xiàn)一個(gè)單通道的專用寬帶數(shù)字下變頻器件,作為先前設(shè)計(jì)的信道化模塊的數(shù)字前端,完成AD后的數(shù)字信號(hào)處理。本課題所設(shè)計(jì)的數(shù)字下變頻的輸出信號(hào)為2.56MHz,輸出帶寬為2M(1± M),帶外抑制達(dá)到70dB以上。
  首先在深入研究數(shù)字下變頻器結(jié)構(gòu)和相關(guān)理論算

2、法的基礎(chǔ)上,分析數(shù)字下變頻器的整體性能和各主要模塊之間的制約關(guān)系。器件結(jié)構(gòu)參考市面上的主流DDC芯片架構(gòu)設(shè)計(jì)。本文采用自頂向下的設(shè)計(jì)方法,針對(duì)數(shù)字下變頻的各主要功能模塊進(jìn)行設(shè)計(jì)與實(shí)現(xiàn),完成了CORDIC、CIC、HB和FIR等關(guān)鍵功能模塊的設(shè)計(jì)與仿真。最后將這些模塊連接起來,實(shí)現(xiàn)了數(shù)字下變頻器。
  其次根據(jù)軟件無線電的特點(diǎn),設(shè)計(jì)通用的軟件無線電硬件測(cè)試平臺(tái)。本平臺(tái)ADC采用凌特公司的LTC2208芯片,F(xiàn)PGA則采用賽靈思公司的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論