版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、可編程邏輯器件FPGA(現(xiàn)場可編程門陣列)和CPLD(復(fù)雜可編程邏輯器件)越來越多的應(yīng)用于數(shù)字信號處理領(lǐng)域,與傳統(tǒng)的ASIC(專用集成電路)和DSP(數(shù)字信號處理器)相比,基于FPGA和CPLD實現(xiàn)的數(shù)字信號處理系統(tǒng)具有更高的實時性和可嵌入性,能夠方便地實現(xiàn)系統(tǒng)的集成與功能擴展。 FFT的硬件結(jié)構(gòu)主要包括蝶形處理器、存儲單元、地址生成單元與控制單元。本文提出的算法在蝶形處理器內(nèi)引入流水線結(jié)構(gòu),提高了FFT的運算速度。同時,流水線
2、寄存器能夠寄存蝶形運算中的公共項,這樣在設(shè)計蝶形處理器時只用到了一個乘法器和兩個加法器,降低了硬件電路的復(fù)雜度。 為了進一步提高FFT的運算速度,本文在深入研究各種乘法器算法的基礎(chǔ)上,為蝶形處理器設(shè)計了一個并行乘法器。在實現(xiàn)該乘法器時,本文采用改進的布斯算法,用以減少部分積的個數(shù)。同時,使用華萊士樹結(jié)構(gòu)和4-2壓縮器對部分積并行相加。 本文以32點復(fù)數(shù)FFT為例進行設(shè)計與邏輯綜合。通過設(shè)計相應(yīng)的存儲單元,地址生成單元和控
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- SVPWM算法優(yōu)化及其FPGA-CPLD實現(xiàn).pdf
- 基于FPGA的FFT算法研究與實現(xiàn).pdf
- 基于FPGA的FFT算法的設(shè)計與實現(xiàn).pdf
- 基于FPGA-CPLD的嵌入式系統(tǒng)的設(shè)計與研究.pdf
- 基于FFT的快速卷積算法的FPGA實現(xiàn).pdf
- 基于FPGA的1024點FFT算法實現(xiàn).pdf
- 數(shù)字廣播通信系統(tǒng)中FFT的算法仿真與FPGA實現(xiàn).pdf
- 基于fpga的高性能fft算法實現(xiàn)研究
- 基于FPGA的高性能FFT算法實現(xiàn)研究.pdf
- FFT算法FPGA實現(xiàn).doc
- 基于FPGA的32點FFT算法的設(shè)計與實現(xiàn).pdf
- 基于FPGA-CPLD的智能電力電子控制器的研究.pdf
- 基于FPGA的FFT算法設(shè)計與研究.pdf
- 基于fpga的fft算法的設(shè)計與實現(xiàn)(論文和源碼)
- 基于FPGA的FFT設(shè)計與實現(xiàn).pdf
- 基于FPGA的FFT設(shè)計與實現(xiàn).pdf
- 基于fpga上的fft實現(xiàn)
- 基于fpga上的fft實現(xiàn)
- OFDM系統(tǒng)中FFT算法的設(shè)計與FPGA實現(xiàn).pdf
- 畢業(yè)設(shè)計(論文)基于fpga的fft算法設(shè)計與實現(xiàn)
評論
0/150
提交評論