采用DDS技術(shù)的信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn).pdf_第1頁(yè)
已閱讀1頁(yè),還剩60頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、信號(hào)發(fā)生器是一種用于產(chǎn)生多種波形信號(hào)的儀器,在電子信息行業(yè)的設(shè)計(jì)、生產(chǎn)過(guò)程中有著廣泛的應(yīng)用。直接數(shù)字頻率合成(DDS)技術(shù)是一種采用數(shù)字化的方法合成所需頻率信號(hào)的先進(jìn)的電路設(shè)計(jì)方案,用這種技術(shù)設(shè)計(jì)的信號(hào)發(fā)生器具有控制靈活、頻率分辨率高、相位連續(xù)、切換速度快、輸出相位噪聲低和可以產(chǎn)生任意波形等優(yōu)點(diǎn)。
  本文結(jié)合公司承擔(dān)的信號(hào)發(fā)生器項(xiàng)目,系統(tǒng)地介紹了直接數(shù)字頻率合成的基本理論和FPGA的開(kāi)發(fā)技術(shù),在此基礎(chǔ)上,采用單片機(jī)和現(xiàn)場(chǎng)可編程門(mén)

2、陣列(FPGA),對(duì)信號(hào)發(fā)生器的硬件設(shè)計(jì)和軟件實(shí)現(xiàn)做了詳細(xì)的分析,完成了軟硬件的設(shè)計(jì)和調(diào)試。實(shí)驗(yàn)樣機(jī)可輸出任意頻率(滿足設(shè)計(jì)要求條件下)的正弦波、方波、三角波、鋸齒波等波形。
  本文所做的工作包括以下幾方面:
  1.分析了項(xiàng)目所需信號(hào)發(fā)生器的系統(tǒng)要求,并選擇一種合適的實(shí)現(xiàn)方案;
  2.根據(jù)DDS的實(shí)現(xiàn)原理,詳細(xì)描述了本項(xiàng)目中基于FPGA的DDS信號(hào)發(fā)生器的實(shí)現(xiàn)方法,完成了FPGA部分的硬件電路設(shè)計(jì);
  3

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論