版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、憶阻器是一種由蔡少堂教授于1971年預(yù)測(cè),并由惠普實(shí)驗(yàn)室的科學(xué)家于2008年證實(shí)其物理存在的一種納米級(jí)非線性無(wú)源元件,其以納米級(jí)的尺寸、非線性、具有記憶功能等特點(diǎn)在模型分析、基礎(chǔ)電路設(shè)計(jì)、電子器件設(shè)計(jì)、集成電路設(shè)計(jì)以及生物神經(jīng)系統(tǒng)仿真等方面得到了很大的關(guān)注。
本文分析了憶阻器的特性及相關(guān)文獻(xiàn)的研究工作,指出現(xiàn)有文獻(xiàn)中用憶阻器實(shí)現(xiàn)邏輯電路中所存在的一些問(wèn)題,通過(guò)分析晶體管的開(kāi)關(guān)作用以及二極管的單向?qū)ㄐ?并將其與憶阻器的電阻
2、變化特性相比較,由此提出了一種僅僅使用憶阻器元件實(shí)現(xiàn)用電壓表示邏輯狀態(tài)的基本邏輯門(mén)電路方案。理論分析及SPICE仿真實(shí)驗(yàn)結(jié)果證實(shí)了所設(shè)計(jì)的門(mén)電路實(shí)現(xiàn)了基本的布爾邏輯功能,并用所設(shè)計(jì)的基本邏輯門(mén)電路構(gòu)造了一些組合邏輯電路,對(duì)所設(shè)計(jì)的組合邏輯電路的理論分析及仿真實(shí)驗(yàn)進(jìn)一步證實(shí)了本文所提出方法的可行性與正確性。用純憶阻器設(shè)計(jì)的邏輯門(mén)電路不需要使用晶體管、固定電阻等元件,實(shí)現(xiàn)的邏輯門(mén)無(wú)需時(shí)序操作就能工作,在電路尺寸、集成密度、電路功耗等方面擁有
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于憶阻器的邏輯門(mén)實(shí)現(xiàn)技術(shù)研究.pdf
- 基于憶阻器的混沌電路與邏輯運(yùn)算.pdf
- 數(shù)字憶阻器的實(shí)現(xiàn)及其應(yīng)用.pdf
- 憶阻器邏輯功能電路設(shè)計(jì)及應(yīng)用.pdf
- CMOS憶阻器混合邏輯門(mén)及其在數(shù)字電路設(shè)計(jì)中的應(yīng)用.pdf
- 基于實(shí)質(zhì)蘊(yùn)涵邏輯的憶阻運(yùn)算陣列設(shè)計(jì)及功能實(shí)現(xiàn)研究.pdf
- 基于憶阻器的混沌建模研究.pdf
- 憶阻器的數(shù)學(xué)建模及其邏輯電路設(shè)計(jì).pdf
- 憶阻器建模及憶阻器混沌應(yīng)用研究.pdf
- 基于憶阻邏輯電路及其交叉陣列的設(shè)計(jì).pdf
- 基于憶阻器的非易失性存儲(chǔ)器研究.pdf
- 基于憶阻器的混沌電路設(shè)計(jì).pdf
- 基于憶阻器的處理器結(jié)構(gòu)的研究.pdf
- 憶阻器模型電路設(shè)計(jì)與憶阻器混沌電路研究.pdf
- 惠普憶阻控制器與自旋憶阻存儲(chǔ)器的研究.pdf
- 憶阻交叉陣列在邏輯門(mén)和圖像識(shí)別中的應(yīng)用研究.pdf
- 憶阻器模型和憶阻混沌電路的研究與仿真.pdf
- 基于憶阻存儲(chǔ)陣列的讀寫(xiě)及邏輯運(yùn)算研究.pdf
- 基于憶阻器的神經(jīng)網(wǎng)絡(luò)研究.pdf
- 基于憶阻器的FPGA器件設(shè)計(jì)研究.pdf
評(píng)論
0/150
提交評(píng)論