2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩67頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、集成電路封裝對(duì)集成電路產(chǎn)品的工作速度、功耗、復(fù)雜性、可靠性和成本都有著重大影響,已成為當(dāng)今世界高速、高性能電子系統(tǒng)設(shè)計(jì)與開發(fā)的關(guān)鍵領(lǐng)域。隨著集成電路特征尺寸的減小和工作速度的提高,高頻芯片對(duì)封裝提出了更高的要求,互連結(jié)構(gòu)的傳輸線效應(yīng)成為限制高頻集成電路芯片性能的“瓶頸”。傳統(tǒng)集總的參數(shù)提取方法逐步失去準(zhǔn)確性,因此對(duì)互連及封裝結(jié)構(gòu)進(jìn)行電磁建模和參數(shù)提取在高速集成電路封裝設(shè)計(jì)中具有重要意義。
   本文以高速引線框架(QFP:Qua

2、dFlatPack)及其封裝為研究對(duì)象,開展了電磁建模、參數(shù)提取及信號(hào)完整性分析。主要包括:一、在闡述S參數(shù)原理的基礎(chǔ)上,詳細(xì)分析了高速集成電路封裝設(shè)計(jì)中的信號(hào)完整性問(wèn)題,包括反射、串?dāng)_等;二、具體闡述了高頻QFP64引線框架的電磁建模與高頻仿真,通過(guò)比較參數(shù)化的仿真結(jié)果,完成QFP64的優(yōu)化設(shè)計(jì);三、利用HSPICE軟件分析信號(hào)通道對(duì)高速信號(hào)的瞬態(tài)影響。主要討論:1)阻抗不匹配造成信號(hào)反射;2)鄰近導(dǎo)線間信號(hào)耦合效應(yīng),即串?dāng)_效應(yīng);四、

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論