基于PCI總線的波形發(fā)生器設(shè)計(jì).pdf_第1頁
已閱讀1頁,還剩74頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、波形發(fā)生器在電子測(cè)試領(lǐng)域起著重要的作用。PCI總線是目前PC機(jī)中使用最為普遍的計(jì)算機(jī)總線?;赑CI總線波形發(fā)生器不但能實(shí)現(xiàn)輸出波形的功能而且具有很強(qiáng)的實(shí)用性和可擴(kuò)展性。本文以實(shí)際項(xiàng)目為背景,設(shè)計(jì)了一種以FPGA為硬件處理核心的基于PCI總線的波形發(fā)生器。
  本文在對(duì)項(xiàng)目需求、DDS原理和PCI總線接口協(xié)議進(jìn)行分析的基礎(chǔ)上,規(guī)劃了系統(tǒng)的總體結(jié)構(gòu),并且根據(jù)此系統(tǒng)結(jié)構(gòu)提出了利用FPGA和PCI9054芯片作為硬件核心的設(shè)計(jì)方案。采用

2、PCI9054芯片進(jìn)行了PCI接口電路設(shè)計(jì),實(shí)現(xiàn)了PCI端和本地端之間的連接。采用FPGA芯片進(jìn)行了FPGA及其外圍電路的設(shè)計(jì),為DDS波形發(fā)生模塊的實(shí)現(xiàn)提供了硬件基礎(chǔ)。利用AD9760芯片完成了數(shù)模轉(zhuǎn)換電路的設(shè)計(jì),實(shí)現(xiàn)了波形數(shù)據(jù)由數(shù)字量轉(zhuǎn)變?yōu)槟M量的功能,并設(shè)計(jì)了電源轉(zhuǎn)換、濾波等電路,為系統(tǒng)的實(shí)現(xiàn)提供了硬件平臺(tái)。用VHDL語言編寫了累加器、波形存儲(chǔ)器和波形控制器三個(gè)模塊,實(shí)現(xiàn)了基于DDS原理波形產(chǎn)生的功能。依據(jù)PCI總線協(xié)議設(shè)計(jì)了PC

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論