2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩78頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、手機(jī)管控系統(tǒng)作為一種有效的手機(jī)管理防護(hù)技術(shù),可在一定的區(qū)域內(nèi)對(duì)特定的手機(jī)用戶進(jìn)行實(shí)時(shí)地管理。該系統(tǒng)在硬件方面包括射頻收發(fā)機(jī)、FPGA、DSP、ARM和上位機(jī);在軟件方面包括高速數(shù)據(jù)接收、基帶信號(hào)處理和系統(tǒng)控制三部分,其中控制部分是整個(gè)系統(tǒng)的大腦,它完成了對(duì)系統(tǒng)的調(diào)度工作。
   本文通過(guò)分析手機(jī)管控系統(tǒng)的工作原理及系統(tǒng)架構(gòu),給出控制軟件的功能定義,并提出一種基于FPGA+ARM+上位機(jī)架構(gòu)的軟件設(shè)計(jì)方案。該方案中,ARM作為系統(tǒng)

2、控制部分的核心,與FPGA、DSP和上位機(jī)相連,實(shí)現(xiàn)了具體的調(diào)度工作和各模塊之間的數(shù)據(jù)傳輸;FPGA作為DSP和ARM與射頻前端的數(shù)據(jù)接口,主要實(shí)現(xiàn)了數(shù)據(jù)的轉(zhuǎn)換工作;上位機(jī)作為人機(jī)交互的接口,除了顯示DSP解析出的消息以外,還使用戶能夠向DSP和射頻前端傳遞工作參數(shù)??刂栖浖ˋRM、FPGA和上位機(jī)三部分。ARM方面,考慮到系統(tǒng)的實(shí)時(shí)性、可靠性和開(kāi)發(fā)的難易程度,本文采用集成了OMAP3530芯片的SBC3530核心板做為嵌入式硬件平

3、臺(tái),并在該平臺(tái)上實(shí)現(xiàn)了基于嵌入式Linux操作系統(tǒng)的SPI設(shè)備驅(qū)動(dòng)設(shè)計(jì)、多線程的應(yīng)用程序設(shè)計(jì)。FPGA方面,根據(jù)射頻前端收發(fā)機(jī)的工作參數(shù)定義,設(shè)計(jì)了頻率控制字、增益控制字、頻偏控制字和功率控制字等數(shù)據(jù)接口,用于改變射頻前端的工作參數(shù);通過(guò)Verilog HDL語(yǔ)言實(shí)現(xiàn)了UART數(shù)據(jù)接收模塊、SPI數(shù)據(jù)收發(fā)模塊和數(shù)據(jù)判定模塊,其中UART和SPI模塊用于接收ARM和DSP的數(shù)據(jù),數(shù)據(jù)判定模塊根據(jù)此數(shù)據(jù)的類型將其輸出到射頻前端對(duì)應(yīng)的接口。上

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論