2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著計算機科學和芯片制造工藝的飛速發(fā)展,數(shù)據(jù)采集、處理和傳輸這三大信息技術(shù)基礎(chǔ)相互促進,推動著數(shù)字系統(tǒng)向著大容量、小體積、高速度的方向發(fā)展。FPGA憑借其靈活性、適應(yīng)性和可重構(gòu)性使得這一趨勢成為現(xiàn)實。目前,結(jié)合高速ADC和大容量SDRAM,以單片F(xiàn)PGA為核心控制與處理芯片的數(shù)字系統(tǒng)成為研究的熱點。 本文以Xilinx公司的Virtex-4 FPGA為平臺,設(shè)計實現(xiàn)了一個四道并行信號采集與處理系統(tǒng),并通過USB2.0接口實現(xiàn)與P

2、C通信。整個系統(tǒng)主要分為四部分:信號調(diào)理模塊、采樣模塊,信號預(yù)處理模塊和數(shù)據(jù)存儲控制模塊。其中信號調(diào)理模塊對輸入信號執(zhí)行濾波、放大處理;采樣模塊采樣率可控,負責對調(diào)理后的信號進行A/D變換,變換精度為12bit;信號預(yù)處理模塊首先對采樣數(shù)據(jù)進行滑動,然后傳輸至FPGA進行FFT處理;數(shù)據(jù)存儲控制模塊對預(yù)處理的結(jié)果進行緩存。本設(shè)計為了提高FFT處理器的精度和效率,采用乒乓操作和并行流水線技術(shù),實現(xiàn)的FFT處理器完成四路1024點FFT運算

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論