2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩83頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著語音技術(shù)應(yīng)用的發(fā)展,語音信號數(shù)字處理的實時性要求越來越突出。這就要求在系統(tǒng)設(shè)計中,對系統(tǒng)的硬件環(huán)境要求更高。隨著語音處理算法的日益復(fù)雜,用普通處理器對語音信號進行實時處理,己經(jīng)不能滿足需要。專用語音信號處理芯片能解決實時性的要求,同時對器件的資源要求也是最低的。
  本文利用新一代可編制邏輯器件在數(shù)字信號處理領(lǐng)域的優(yōu)勢,對語音信號低碼率編碼的FPGA實現(xiàn)進行了深入研究。第一章綜述了低碼率語音編碼的現(xiàn)狀,然后在第二章對LPC的聲

2、碼器的編解碼原理進行了較為詳細的分析,并對其不足之處進行了一些分析,在此基礎(chǔ)上,對LPC-10聲碼器進行了仿真,得到了處理過后的數(shù)據(jù)。最后,通過使用殘差激勵代替周期脈沖—隨機噪聲二元激勵,讓合成語音的質(zhì)量得到了一定的提升。第三章對電子系統(tǒng)的設(shè)計趨勢進行了分析,指出了FPGA是未來電子設(shè)計主流實現(xiàn)手段。然后對可編程邏輯器件的內(nèi)部結(jié)構(gòu)進行了介紹,接著詳細討論了EDA設(shè)計流程的內(nèi)容。最后對關(guān)系設(shè)計電路性能的的靜態(tài)時序分析進行了詳細分析,以及對

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論