2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩67頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、目前,越來越多的電子設(shè)備采用待機模式取代物理關(guān)機,其待機損耗已成為電能消耗的重要組成部分;同時,電磁干擾也成為電子設(shè)備的重要指標(biāo)。而待機損耗及電磁干擾主要取決于其中的電源設(shè)備,采用基于變頻技術(shù)的AC-DC控制器制作的電源能有效地解決上述兩方面的問題。為此,本文在閱讀大量相關(guān)文獻的基礎(chǔ)上,對基于變頻技術(shù)的AC-DC控制器進行深入研究。
  首先研究變頻技術(shù)在低電磁干擾方面的應(yīng)用。在三種頻率抖動技術(shù)的基礎(chǔ)上設(shè)計了一種抑制電磁干擾特性更

2、好的頻率抖動振蕩器。設(shè)計的頻率抖動振蕩器電路使用分頻后的時鐘產(chǎn)生偽隨機數(shù)字序列的方法實現(xiàn)芯片內(nèi)部振蕩器工作頻率的偽隨機變化,使得變頻技術(shù)成功的應(yīng)用在低電磁干擾領(lǐng)域,很大程度上降低開關(guān)電源變換器在電磁干擾設(shè)計上的難度,降低了對電源設(shè)計工程師的要求。然后研究變頻技術(shù)在低功耗方面的應(yīng)用。設(shè)計的PFM調(diào)制電路實現(xiàn)輕載時的低功耗;跳脈沖變頻電路實現(xiàn)在待機狀態(tài)下的低功耗。為了驗證上述研究成果,設(shè)計了一款基于變頻技術(shù)的,符合高效低功耗,低電磁干擾功能

3、的AC-DC電源控制器芯片。芯片電路的設(shè)計與驗證基于CentOS4.8(x64)工作站,在Cadence公司的IC5141平臺ADE環(huán)境下完成設(shè)計仿真,使用漢磊1.0um40V/5V1P2M工藝模型。所設(shè)計的AC-DC控制器芯片具有在各種負(fù)載條件下均可實現(xiàn)低功耗高效率和低電磁干擾的能力。仿真結(jié)果表明芯片的工作模式隨負(fù)載變化而不同,即在待機、輕載、重載條件下,控制器芯片分別工作在跳脈沖變頻工作模式、PFM工作模式、PWM工作模式,得到了期

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論