版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、數(shù)字系統(tǒng)的兩個主要工作是信號處理與信號傳輸,而芯片片內(nèi)信號處理帶寬的提升速度高于信號片外傳輸帶寬的提升速度,使后者往往成為設(shè)計高性能數(shù)字系統(tǒng)的一個瓶頸。隨著芯片接口傳輸帶寬需求的增長,傳統(tǒng)的并行總線需要的芯片引腳數(shù)目大幅增加,而且在傳輸速率大于1Gbps時存在難以解決的信號衰減問題。于是,基于串行器—解串器,即 SerDes(Serializer,De-serializer)技術(shù)的高速串行總線成為芯片的主流接口外設(shè),并廣泛用于大到數(shù)據(jù)中
2、心的通訊、小到路由系統(tǒng)、PCB板級、芯片間接口等。由于SerDes技術(shù)涉及半定制、全定制以及模擬電路等多種設(shè)計方法,是一個數(shù)?;旌舷到y(tǒng);此外其處理的信號速率通常高達幾十Gbps,是主流微處理器主頻的數(shù)十倍,衍生出一系列信號完整性問題,如信道均衡,碼間干擾等,使設(shè)計越趨復(fù)雜,目前國內(nèi)研究仍處于初級階段。
本文基于自主研發(fā)SerDes的設(shè)計需求,采用某廠家40nm CMOS工藝,設(shè)計了其中的可編程預(yù)加重發(fā)送器電路,實現(xiàn)了將協(xié)議層發(fā)
3、送到物理層的10/20位并行數(shù)據(jù)與本地時鐘同步,數(shù)據(jù)通過半速率采樣串行化為1位,經(jīng)過預(yù)加重驅(qū)動到信道,以補償信號傳輸所引起的高頻損失,實現(xiàn)了6位數(shù)字調(diào)節(jié)預(yù)加重效果可編程,5位數(shù)字調(diào)節(jié)差分輸出擺幅可編程,可應(yīng)用于多種高速串行協(xié)議。本文的主要工作與貢獻體現(xiàn)在:
1、研究并闡述了關(guān)于SerDes設(shè)計所側(cè)重的基礎(chǔ)和方法,涵蓋傳輸線建模與高速信號衰減與補償原理,應(yīng)用于高速數(shù)據(jù)傳輸?shù)娜ㄖ茢?shù)字電路以及在超深亞微米工藝節(jié)點下模擬電路設(shè)計所采
4、用的方法;同時建立數(shù)?;旌显O(shè)計平臺。
2、分析了SerDes中發(fā)送器的功能和性能要求,給出了發(fā)送器總體結(jié)構(gòu)設(shè)計和劃分,設(shè)計了發(fā)送器作為一個完整系統(tǒng)的所有混合電路,包含半定制模塊如與上層協(xié)議層同步模塊,共模調(diào)節(jié)狀態(tài)機等;全定制模塊如串行器;模擬模塊如可編程預(yù)加重驅(qū)動器等,詳細闡述其工作原理及設(shè)計流程。
3、驅(qū)動器的輸出可編程設(shè)計中采用數(shù)字調(diào)節(jié)的方法,用數(shù)?;旌辖Y(jié)構(gòu)提高單純模擬電路設(shè)計可編程的靈活性,以適應(yīng)不同溫度、電源
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高速SerDes發(fā)送器的設(shè)計與實現(xiàn).pdf
- 應(yīng)用于SCALER視頻系統(tǒng)的LVDS發(fā)送器設(shè)計與研究.pdf
- 65nm工藝下6.25gbpsserdes發(fā)送器的設(shè)計
- 基于40nm工藝芯片物理設(shè)計研究.pdf
- 基于40nm CMOS工藝的低功耗10-Gb-s SerDes收發(fā)機研究與設(shè)計.pdf
- 基于40nm CMOS工藝低功耗溫度傳感器的設(shè)計.pdf
- 基于40nm工藝的一種改進型I-O標(biāo)準(zhǔn)單元庫及ESD設(shè)計.pdf
- 基于40nm工藝下的LVDS設(shè)計與實現(xiàn).pdf
- 一款基于40nm工藝的ASIC芯片的物理設(shè)計.pdf
- 一種應(yīng)用于電力桿塔的驅(qū)鳥器設(shè)計與實現(xiàn).pdf
- 一種應(yīng)用于DSP的Flash存儲器研究與設(shè)計.pdf
- 一種10Gbps高速串行數(shù)據(jù)發(fā)送器電路的研究.pdf
- 應(yīng)用于40Gb-s SerDes系統(tǒng)的鎖相環(huán)時鐘倍頻器設(shè)計.pdf
- 一種應(yīng)用于反激變換器的同步整流芯片設(shè)計.pdf
- 高速LVDS發(fā)送器設(shè)計.pdf
- 65nm工藝下一種新型MBU加固SRAM的設(shè)計與實現(xiàn).pdf
- 基于40nm工藝電路模塊靜電放電保護設(shè)計的研究.pdf
- 基于40nm工藝的低功耗GPU模塊后端物理設(shè)計.pdf
- 一種應(yīng)用于AMOLED的單電感多輸出芯片設(shè)計.pdf
- 一種應(yīng)用于RFID的低功耗SAR ADC的設(shè)計.pdf
評論
0/150
提交評論