2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩60頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、本文采用中芯國際0.18μm混合信號CMOS工藝庫設(shè)計了一種12位分段電流舵結(jié)構(gòu)D/A轉(zhuǎn)換器IP核。采用5+3+4的分段方式,高五位和中間三位分別采用溫度計碼加權(quán)電流源結(jié)構(gòu),經(jīng)過列譯碼和行譯碼對單位電流源矩陣進行控制;低四位采用二進制加權(quán)電流源結(jié)構(gòu)。本文重點研究了時鐘電路模塊和電壓-電流轉(zhuǎn)換電路模塊。時鐘部分采用了分布式時鐘,驅(qū)動能力強、精確度高,并且結(jié)構(gòu)簡單易于實現(xiàn);電壓-電流轉(zhuǎn)換電路采用寬擺幅共源共柵結(jié)構(gòu),為D/A轉(zhuǎn)換器提供精確恒定

2、的電流源。
   在Cadence環(huán)境下采用Spectre、Verilog-A仿真器和Matlab工具在SUN工作站和微機上進行設(shè)計和仿真。在負載為50Ω條件下,輸出電壓擺幅為±1V,滿量程電流為20mA,積分非線性誤差小于±0.26LSB,微分非線性誤差小于±0.4LSB,建立時間為1.145ns,SFDR為89.65dB@Fclk=500MHz且Fin=240MHz,76.62dB@Fclk=1GHz且Fin=480MHz。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論