某電子偵察系統(tǒng)中的數(shù)字信號處理模塊硬件設(shè)計.pdf_第1頁
已閱讀1頁,還剩83頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、電子偵察系統(tǒng)指對敵方的無線電信號進行搜索、識別、定位和分析,以確定這些設(shè)備的技術(shù)參數(shù),進而獲取敵方情報的系統(tǒng)。數(shù)字信號處理技術(shù)是電子偵察系統(tǒng)的靈魂,直接決定偵察速度、靈敏度、范圍等各種技術(shù)指標。隨著DSP技術(shù)和軟件無線電技術(shù)的發(fā)展,電子偵察系統(tǒng)正朝著全數(shù)字化方向發(fā)展。
  信號處理模塊是電子偵察系統(tǒng)的計算中心,主要由硬件和軟件兩部分組成。軟件包括算法和實現(xiàn)算法的程序。硬件包括處理芯片、外圍芯片、接插件和 PCB等。硬件設(shè)計包括芯片

2、選型、硬件原理設(shè)計、PCB設(shè)計等過程。在很大程度上,硬件設(shè)計決定了設(shè)備的功能、性能、可靠性、可生產(chǎn)性、可維護性、電磁兼容能力等,需要遵守嚴格的規(guī)范和流程,這是工程設(shè)計和學(xué)術(shù)研究的一個顯著區(qū)別。
  本論文主要介紹了某電子偵察系統(tǒng)中的信號處理模塊的芯片選型、硬件設(shè)計、PCB設(shè)計過程,一方面介紹了信號處理模塊的原理,另一方面重點突出了硬件設(shè)計和PCB設(shè)計的流程、重要規(guī)范和注意事項。在此基礎(chǔ)上,還簡要地介紹底層軟件設(shè)計和邏輯設(shè)計的原理和

3、流程。
  信號處理模塊采用―DSP+FPGA‖的構(gòu)架,分別采用TS201S,Virtex4兩種芯片。DSP芯片是數(shù)字信號處理的核心,主要處理算法通過DSP軟件實現(xiàn),F(xiàn)PGA一方面作為控制和數(shù)據(jù)信號接口,另一方面進行部分信號輔助處理。信號處理單元受系統(tǒng)中嵌入式主控計算機模塊控制,通過local bus連接。
  硬件原理設(shè)計使用了Cadence公司的ORCAD Capture軟件,PCB設(shè)計采用Cadence公司的alleg

4、ro軟件。在設(shè)計過程中參考了ADI公司、Xilinx公司和Altera公司的硬件設(shè)計指導(dǎo)手冊和參考設(shè)計,考慮了信號質(zhì)量、高速布線等注意事項。底層軟件設(shè)計使用了windriver公司的tornado集成設(shè)計工具。FPGA設(shè)計分別使用了Quartus II和ISE軟件,并進行了功能仿真。
  通過本次論文工作,完成了信號處理模塊的芯片選型、硬件原理設(shè)計、PCB設(shè)計、部分FPGA設(shè)計,同時也完成了底層軟件設(shè)計(主控計算機模塊),為數(shù)字信

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論