2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著水聲技術(shù)的發(fā)展,工程實用水平的不斷提高,通信中對數(shù)據(jù)傳輸?shù)囊笤絹碓礁?。本論文著眼于解決某矢量陣定位系統(tǒng)平臺中的大數(shù)據(jù)量實時高速傳輸問題,構(gòu)建了一套基于RapidIO協(xié)議的高速數(shù)據(jù)傳輸系統(tǒng),該系統(tǒng)是由兩塊Cyclone IV處理器平臺和一塊基于Tsi578的RapidIO交換機平臺組成。
  本論文完成了Cyclone IV FPGA處理平臺、基于Tsi578的交換機平臺的原理圖和PCB板設(shè)計及硬件調(diào)試。FPGA處理平臺設(shè)計包

2、括Cyclone IV的配置電路設(shè)計、供電電路設(shè)計、時鐘電路設(shè)計和接口電路的設(shè)計。交換機平臺設(shè)計包括以下幾部分:交換機芯片電路設(shè)計、時鐘電路設(shè)計、電源模塊設(shè)計、配置電路設(shè)計、復(fù)位電路設(shè)計、接口電路設(shè)計和底板電路設(shè)計。RapidIO的設(shè)計傳輸速率為1.25Gbps,所以必須進行高速PCB板設(shè)計,它包括RapidIO差分線的走線、去耦電容的數(shù)量以及分布、疊層設(shè)計、阻抗匹配等。然后對RapidIO高速傳輸系統(tǒng)網(wǎng)絡(luò)架構(gòu)進行設(shè)計,包括RapidI

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論