基于DSP+ARM構(gòu)架的DSO處理系統(tǒng)硬件設(shè)計.pdf_第1頁
已閱讀1頁,還剩84頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、隨著數(shù)字示波器的不斷發(fā)展,數(shù)字示波器的各項性能也在不斷的提高。由于發(fā)展起步晚,技術(shù)積累不足等原因,國內(nèi)的數(shù)字示波器產(chǎn)品還主要處在中低端領(lǐng)域。在國內(nèi)的中低端數(shù)字示波器產(chǎn)品中一般采用DSP或者ARM作為處理器,隨著數(shù)字示波器的采樣率和帶寬的不斷提高,處理器需要處理的數(shù)據(jù)量也越來越大,同時為了拓展數(shù)字示波器的對外交互能力,數(shù)字示波器上需要實現(xiàn)的各種對外接口功能也越來越多。因此本文以DSP+ARM為構(gòu)架對數(shù)字示波器的處理系統(tǒng)進(jìn)行硬件設(shè)計,在提高

2、數(shù)字示波器的數(shù)據(jù)處理能力的同時拓展數(shù)字示波器上對外接口功能。
  本文是在研發(fā)一款具有最高4GSPS采樣率,最大500MHz帶寬等性能指標(biāo)的數(shù)字示波器產(chǎn)品基礎(chǔ)上對其處理系統(tǒng)硬件設(shè)計進(jìn)行研究。處理系統(tǒng)除了要完成對前端模擬通道,采集系統(tǒng)的控制,還要控制數(shù)字示波器的正常顯示以及實現(xiàn)各種對外接口的功能。本文的主要研究內(nèi)容如下:
  1.從數(shù)字示波器的總體出發(fā),根據(jù)處理系統(tǒng)需要實現(xiàn)的具體功能確定處理系統(tǒng)總體方案設(shè)計,并對處理系統(tǒng)上關(guān)鍵

3、的器件和芯片進(jìn)行選型;
  2.在確定處理系統(tǒng)的總體方案設(shè)計后,根據(jù)處理系統(tǒng)中DSP模塊,ARM模塊和FPGA模塊需要實現(xiàn)的功能,進(jìn)行相應(yīng)的硬件設(shè)計;
  3.本文對處理系統(tǒng)中DSP模塊和ARM模塊主要研究接口功能的硬件設(shè)計,DSP模塊中包括前端USB接口功能和后端USB DEVICE功能硬件設(shè)計,ARM模塊中包括以太網(wǎng)接口功能,后端USB HOST功能和ARM相關(guān)的其他硬件功能硬件設(shè)計,而FPGA模塊中主要對LCD的顯示,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論