2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩66頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、在當代測試領域當中,信號發(fā)生器是一種被普遍應用的通用儀器:在儀器發(fā)展歷史上,一個具有重要的意義的時間點就是虛擬儀器技術的誕生,不僅代表了測試儀器技術的發(fā)展未來前景,更代表了方向。虛擬儀器技術擁有性能強、開發(fā)周期短、拓展性強以及易于集成這些優(yōu)勢;而現(xiàn)場可編程門陣列(FPGA)是一種半定制的電路,這種電路是比定制電路更具有靈活性,而門電路數(shù)又比原來的可編程器件更多;直接數(shù)字頻率合成(DDS)技術是全新一代的數(shù)字化頻率合成技術,它擁有速度高和

2、精度大的優(yōu)點;基于虛擬儀器技術的信號發(fā)生器與傳統(tǒng)硬件電路設計的波形發(fā)生器相比擁有高的穩(wěn)定性、小的功耗和大的靈活性等優(yōu)點。
  本文的主要工作是充分運用以上幾種先進技術,利用虛擬儀器技術設計的一個信號發(fā)生器,通過基于FPGA的下位機和VC++6.0上位機的配合使之能夠輸出8種固定波形和自定義波形,同時要求操作簡單方便,而且能夠在此平臺上進行拓展開發(fā)。文中對系統(tǒng)的整體結(jié)構(gòu)和所用到的芯片及技術進行了簡單的介紹,然后從硬件電路、軟件程序以

3、及系統(tǒng)測試等幾個方面進行了論述。
  論文首先介紹了,運用直接數(shù)字頻率合成(DDS)技術設計一個信號發(fā)生器的方法和優(yōu)點以及現(xiàn)場可編程門陣列(FPGA)技術的發(fā)展現(xiàn)狀。討論了利用FPGA設計一個DDS信號發(fā)生器的優(yōu)勢,quartusI I的設計思想以及特點。
  其次,對整體設計的硬件電路以及用到的芯片的特點等,進行了具體論述,并使用虛擬儀器技術(vC++6.0)設計了一個上位機,來實現(xiàn)對硬件電路的控制并發(fā)生波形。
  

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論