多通道高速采樣系統(tǒng)的頻率合成器實現(xiàn)技術(shù)研究.pdf_第1頁
已閱讀1頁,還剩77頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、21世紀是高速發(fā)展的信息時代,電子技術(shù)的跨越式進步使得人們對電子產(chǎn)品的需求日益增長,而且性能要求越來越高。頻率合成作為電子系統(tǒng)的重中之重,更是所有電子產(chǎn)品的最基本組成部分。高速采樣系統(tǒng)在現(xiàn)代通信或是軍事行業(yè)中運用廣泛,采樣時鐘源作為采樣系統(tǒng)的核心,其性能好壞決定了高速采樣系統(tǒng)性能指標。因此,研究頻率合成技術(shù)有相當重大的意義。
  本文主要設(shè)計了多通道高速采樣系統(tǒng)中的作為采樣時鐘的頻率合成器。首先分析了當今頻率合成技術(shù)的種類,在理論

2、上分析DDS和PLL的基本原理及其各自性能特點,在綜合比較DDS和PLL各自優(yōu)缺點,以及組合方案的優(yōu)缺點后,結(jié)合系統(tǒng)指標要求,最終選擇能使用多重調(diào)節(jié)因子,將DDS的高分辨率和高轉(zhuǎn)換時間優(yōu)點與PLL較好的雜散抑制性能和輸出頻率范圍廣的優(yōu)點相結(jié)合的組合方案,DDS驅(qū)動PLL。設(shè)計的重點在于保證最終輸出信號的精度條件下,使輸出的采樣時鐘達到采樣系統(tǒng)要求的雜散和相位指標,且輸出頻率范圍較廣。
  作者在本文中詳細介紹了系統(tǒng)的各個關(guān)鍵器件的

3、選型以及關(guān)鍵電路的繪制原則,并且設(shè)計實現(xiàn)了針對本次方案設(shè)計的降低系統(tǒng)雜散的多重調(diào)節(jié)算法,該算法通過篩選同一輸出頻率的不同參數(shù)組合來改善頻率合成器最終輸出信號的雜散性能,可以在滿足高輸出頻率、高分辨率的前提下取得較好的雜散性能。最后對頻率合成器進行實驗測試,在論文最后對測試測試結(jié)果予以分析,最終經(jīng)過實驗結(jié)果驗證,說明上述頻率合成方法在實際應(yīng)用中的可行性。
  本文主要提出并解決以下關(guān)鍵技術(shù):
  1、針對項目需求給出頻率合成器

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論