版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、本文的中心為基于PCIe總線與以太網(wǎng)協(xié)議的高速數(shù)據(jù)采集卡的數(shù)據(jù)交互關(guān)鍵技術(shù)的研究。
設(shè)計(jì)采樣時(shí)鐘電路時(shí),本文采用頻率合成芯片以及時(shí)鐘分配芯片得到采樣信號(hào),接著采用兩片ADC芯片進(jìn)行并行差分采樣的方式。本文使用了Xilinx公司系列為Virtex-5的FPGA,層次性地進(jìn)行邏輯設(shè)計(jì)。本文采用的是PCIe總線以及基于UDP/IP協(xié)議的以太網(wǎng)協(xié)議實(shí)現(xiàn)數(shù)據(jù)采集卡與PC的通信。在PCIe模塊方案選擇時(shí),本文采用了成本適中、工作量較小且不
2、需要占用系統(tǒng)資源的IP硬核,接著對(duì)用戶接口進(jìn)行設(shè)計(jì),設(shè)計(jì)出接收、發(fā)送、控制、寄存器等各個(gè)子模塊,實(shí)現(xiàn)DMA讀寫(xiě)操作。而以太網(wǎng)協(xié)議通路的選擇,是為了更高效利用系統(tǒng)資源以及更加快速的實(shí)現(xiàn)數(shù)據(jù)通信。在設(shè)計(jì)UDP/IP模塊的時(shí)候,本文采用了LUT的方法,更加高效的實(shí)現(xiàn)傳輸層(UDP/IP模塊)與鏈路層(EMAC核)之間的數(shù)據(jù)通信,之后同時(shí)設(shè)計(jì)出高效的EMAC核,與物理層之間實(shí)現(xiàn)數(shù)據(jù)傳輸與接收,并設(shè)計(jì)出合理的用戶隊(duì)列模塊,實(shí)現(xiàn)與傳輸層之間的數(shù)據(jù)通
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于FPGA的高速數(shù)據(jù)采集卡的設(shè)計(jì).pdf
- 基于高性能FPGA的高速數(shù)據(jù)采集卡設(shè)計(jì).pdf
- 基于FPGA的高速數(shù)據(jù)采集卡設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于FPGA的高速數(shù)據(jù)采集卡的研究與設(shè)計(jì).pdf
- 基于FPGA的PCIE數(shù)據(jù)采集卡設(shè)計(jì).pdf
- 基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì).pdf
- 基于PCIe的高速數(shù)據(jù)采集卡的FPGA設(shè)計(jì)與實(shí)現(xiàn).pdf
- 基于arm和fpga的高速數(shù)據(jù)采集卡的設(shè)計(jì)與實(shí)現(xiàn)
- 基于ARM與FPGA的高速數(shù)據(jù)采集技術(shù)研究.pdf
- 基于FPGA的1GHz數(shù)據(jù)采集卡研制.pdf
- 基于高速數(shù)據(jù)采集卡的虛擬示波器設(shè)計(jì).pdf
- 基于PCI總線的高速數(shù)據(jù)采集卡設(shè)計(jì).pdf
- 基于FPGA的PCI數(shù)據(jù)采集卡的研究與開(kāi)發(fā).pdf
- 基于PCI總線的高速數(shù)據(jù)采集卡的設(shè)計(jì).pdf
- 高速數(shù)據(jù)采集卡設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于FPGA的OTDR高速、連續(xù)數(shù)據(jù)采集技術(shù)研究.pdf
- 基于dsp的數(shù)據(jù)采集卡
- 雙通道高速數(shù)據(jù)采集卡的研制.pdf
- 基于PCI Express總線高速數(shù)據(jù)采集卡的設(shè)計(jì).pdf
- 基于visual basic的數(shù)據(jù)采集卡控制技術(shù)
評(píng)論
0/150
提交評(píng)論