2023年全國碩士研究生考試考研英語一試題真題(含答案詳解+作文范文)_第1頁
已閱讀1頁,還剩75頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、研究了一種前向糾錯(FEC)算法及基于FPGA的相應(yīng)電路設(shè)計,將此電路應(yīng)用于數(shù)字音頻無線傳輸,搭建了一個完整的數(shù)字音頻無線傳輸平臺,當(dāng)無線信道誤碼率為3×10-3時,經(jīng)過該糾錯電路可以降低到1×10-7以下。選用硬件描述語言VerilogHDL進(jìn)行電路設(shè)計,在開發(fā)工具QuartusII4.2中完成軟核的綜合、布局布線,在Modelsim中進(jìn)行時序仿真驗證,并下載到Altera公司的Cyclone系列FPGA中進(jìn)行驗證測試。最終把該糾錯電

2、路應(yīng)用于數(shù)字音頻無線傳輸,極大提高了傳輸?shù)目煽啃?。?br>  文章首先介紹前向糾錯系統(tǒng)采用的方案,然后從總體角度介紹了整個糾錯系統(tǒng)的內(nèi)部結(jié)構(gòu)、模塊劃分及所采用的設(shè)計方法和編程風(fēng)格。之后對各個模塊的設(shè)計進(jìn)行了詳細(xì)的描述,并給出了測試數(shù)據(jù)、實現(xiàn)結(jié)果及時序仿真波形圖,并對設(shè)計的硬件下載驗證進(jìn)行了詳細(xì)描述,并介紹了測試系統(tǒng)的構(gòu)成和測試結(jié)果。最后介紹該前向糾錯電路在數(shù)字音頻無線傳輸中的實際應(yīng)用,這為使用該糾錯電路提供了一個很好的實例。
 

3、 在系統(tǒng)方案設(shè)計過程中,對模塊如何合理劃分及各個模塊之間如何協(xié)同工作做了仔細(xì)的推敲,按照自上而下的設(shè)計方法將各個模塊逐一細(xì)化,各模塊之間通過端口信號進(jìn)行連接,模塊內(nèi)部則由狀態(tài)機控制時序。在代碼架構(gòu)時,盡量貼近硬件的實現(xiàn)方式,充分考慮FPGA芯片內(nèi)部資源的合理開銷及Verilog語言的可并發(fā)執(zhí)行的設(shè)計理念,力求做到面積小而速度塊,以滿足產(chǎn)品成本、性能和實用性的要求。對于以后的SOC(System On Chip)集成,具有一定的參考價值。

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論