版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、ClassifiedIndex:TN9655UDC:621396SecrecyRate:PublicizedUniversityCode:10082HebeiUniversityofScienceandTechnologyDissertationfortheMasterDegreeAPlatformDesignofNavigationReceiverBasedonARM&FPGACandidate:Supervisor:Enterpri
2、seTutor:AcademicDegreeAppliedforSpeciality:Employer:DateofOralExamination:LfuLanLanAssociateProfMaHongTaoSeniorEngineerFengWeiMasterofEngineeringElectronicandCommunicationEngineeringSch001ofInformationScience&Engineering
3、December,2016摘要摘要近年來(lái),衛(wèi)星導(dǎo)航定位產(chǎn)業(yè)取得了突飛猛進(jìn)的發(fā)展。導(dǎo)航定位系統(tǒng)的定位精度越來(lái)越高,解析算法越來(lái)越高效。但是,在一些復(fù)雜環(huán)境中,如對(duì)高速運(yùn)動(dòng)物體的定位,普通的導(dǎo)航接收機(jī)已經(jīng)不能滿足。因此,設(shè)計(jì)導(dǎo)航接收機(jī)的硬件平臺(tái),實(shí)現(xiàn)對(duì)高速運(yùn)動(dòng)目標(biāo)的精確定位,成為導(dǎo)航接收機(jī)提高性能的一個(gè)重要需求。本課題基于高動(dòng)態(tài)的應(yīng)用背景,設(shè)計(jì)出一種基于ARM和FPGA導(dǎo)航接收機(jī)的平臺(tái),ARM運(yùn)行速度快,F(xiàn)PGA豐富的資源可以實(shí)現(xiàn)簡(jiǎn)單組合電
4、路和高速運(yùn)算,兩者組合是一種較普遍、較流行的配置。該平臺(tái)整體包括射頻模塊、AD轉(zhuǎn)換模塊、AM3354部分、FPGA部分等。其中,AM3354部分主要包括DDR、Flash、LCD屏、電源、SD卡、LED、復(fù)位、按鍵、串口等;FPGA部分主要包括Flash、串口、LED、電源等。在導(dǎo)航接收機(jī)的平臺(tái)設(shè)計(jì)中,cadence軟件實(shí)現(xiàn)從原理圖到PCB版圖等一系列的設(shè)計(jì)。在設(shè)計(jì)好的平臺(tái),CortexA8AM3354實(shí)現(xiàn)對(duì)導(dǎo)航電文的解算和控制程序等底
5、層程序的設(shè)計(jì)。原理圖設(shè)計(jì)過(guò)程中,重點(diǎn)對(duì)系統(tǒng)的射頻、電源、ARM和FPGA的接口、復(fù)位等進(jìn)行了設(shè)計(jì)。電源設(shè)計(jì)過(guò)程中,不僅充分考慮ARM和FPGA的供電特點(diǎn)及功耗問(wèn)題,還增加了過(guò)熱保護(hù)、過(guò)流保護(hù)等保護(hù)措施,解決了系統(tǒng)電源類型繁多的需要。復(fù)位設(shè)計(jì),重點(diǎn)解決ARM和FPGA加載速度不一致導(dǎo)致的復(fù)位時(shí)間不_致的問(wèn)題。ARM和FPGA需要通過(guò)接口進(jìn)行信息傳遞,設(shè)計(jì)中采用ARM自身帶有的GPMC接口,該接口傳輸速度快,對(duì)于ARM和FPGA信息交換無(wú)疑
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 基于DSP+FPGA的北斗衛(wèi)星導(dǎo)航接收機(jī)的研究與設(shè)計(jì).pdf
- 基于ARM和FPGA的NAVTEX接收機(jī)研究與設(shè)計(jì).pdf
- 衛(wèi)星導(dǎo)航接收機(jī)跟蹤算法的研究與FPGA實(shí)現(xiàn).pdf
- 衛(wèi)星導(dǎo)航接收機(jī)射頻前端設(shè)計(jì).pdf
- 基于ARM的GPS接收機(jī)導(dǎo)航解算模塊設(shè)計(jì).pdf
- 基于FPGA的多普勒雷達(dá)接收機(jī)實(shí)驗(yàn)平臺(tái)設(shè)計(jì).pdf
- 基于DSP6713的導(dǎo)航接收機(jī)硬件平臺(tái)設(shè)計(jì)和實(shí)現(xiàn).pdf
- 基于FPGA的全數(shù)字中頻導(dǎo)航接收機(jī)研究.pdf
- 基于FPGA的北斗衛(wèi)星導(dǎo)航系統(tǒng)接收機(jī)基帶信號(hào)處理器設(shè)計(jì).pdf
- 衛(wèi)星導(dǎo)航接收機(jī)中長(zhǎng)碼直捕算法研究與FPGA實(shí)現(xiàn).pdf
- 基于FPGA的導(dǎo)航抗干擾接收機(jī)數(shù)字變頻的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 衛(wèi)星導(dǎo)航接收機(jī)低噪放的設(shè)計(jì)與研究.pdf
- 19675.基于arm和fpga的gps接收機(jī)軟硬件設(shè)計(jì)與實(shí)現(xiàn)
- 衛(wèi)星導(dǎo)航接收機(jī)抗干擾技術(shù)研究.pdf
- 衛(wèi)星導(dǎo)航接收機(jī)信號(hào)處理技術(shù)研究.pdf
- 多射頻前端衛(wèi)星導(dǎo)航接收機(jī)系統(tǒng)設(shè)計(jì)與研究.pdf
- 面向衛(wèi)星導(dǎo)航接收機(jī)應(yīng)用的混頻器芯片設(shè)計(jì).pdf
- 基于高程和鐘差輔助的衛(wèi)星導(dǎo)航接收機(jī)定位技術(shù)研究.pdf
- 雙模北斗衛(wèi)星導(dǎo)航接收機(jī)射頻前端的研究與設(shè)計(jì).pdf
- 衛(wèi)星導(dǎo)航接收機(jī)干擾檢測(cè)技術(shù)研究.pdf
評(píng)論
0/150
提交評(píng)論