2023年全國(guó)碩士研究生考試考研英語(yǔ)一試題真題(含答案詳解+作文范文)_第1頁(yè)
已閱讀1頁(yè),還剩14頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、<p>  學(xué) 號(hào) 1307080131</p><p><b>  DSP原理及應(yīng)用 </b></p><p><b>  課程設(shè)計(jì)說(shuō)明書</b></p><p>  起止日期: 2016 年 05 月 30 日 至 2016 年 06 月 03 日</p><p>  

2、2016年06 月03 日</p><p><b>  課程設(shè)計(jì)任務(wù)書</b></p><p>  2015 —2016 學(xué)年第 二 學(xué)期</p><p>  課程設(shè)計(jì)名稱: DSP原理及應(yīng)用 </p><p>  設(shè)計(jì)題目: C54系列

3、DSP最小系統(tǒng)設(shè)計(jì) </p><p>  完成期限:自 2016 年 05 月 30 日至 2016 年 06 月 03 日共 1 周</p><p>  設(shè)計(jì)依據(jù)、要求及主要內(nèi)容(可另加附頁(yè)):</p><p><b>  一、課程設(shè)計(jì)的目的</b></p><p>  通過(guò)本課程設(shè)計(jì),鍛

4、煉學(xué)生查閱資料、方案比較、運(yùn)用知識(shí)的能力。使學(xué)生掌握C54系列DSP 芯片的結(jié)構(gòu)、原理和典型應(yīng)用,并且能夠熟悉DSP的開發(fā)流程和基本的設(shè)計(jì)方法,既鞏固所學(xué)的基礎(chǔ)理論知識(shí), 又為學(xué)生日后從事開發(fā)設(shè)計(jì)奠定基礎(chǔ)。 </p><p>  二、課程設(shè)計(jì)的內(nèi)容及要求 </p><p>  選擇合適的器件,了解元器件的工作原理,進(jìn)行DSP最小系統(tǒng)設(shè)計(jì),完成1、硬件設(shè)計(jì)</p><p

5、>  2、編寫最小系統(tǒng)測(cè)試程序</p><p><b>  3、書寫設(shè)計(jì)說(shuō)明書</b></p><p><b>  三、參考資料:</b></p><p>  1、吳冬梅 張玉杰 北京大學(xué)出版社 DSP技術(shù)及應(yīng)用</p><p>  2、戴明楨 周建江 北京航天航空大學(xué)出版社 T

6、MS320C54X DSP結(jié)構(gòu)、原理及應(yīng)用</p><p>  3、王安民 陳明欣 清華大學(xué)出版社 TMS320C54X XDSP實(shí)用技術(shù)</p><p>  4、蘇濤.DSP實(shí)用技術(shù) .西安:西安電子科技大學(xué)出版社</p><p>  指導(dǎo)教師(簽字): </p><p>  系 主 任 (簽字):

7、 </p><p>  批準(zhǔn)日期: 年 月 日</p><p><b>  緒論</b></p><p>  DSP(Digital Signal Processor)是一種獨(dú)特的微處理器,是以數(shù)字信號(hào)來(lái)處理大量信息的器件。其工作原理是接收模擬信號(hào),轉(zhuǎn)換為0或1的數(shù)字信號(hào)。再對(duì)數(shù)字信號(hào)進(jìn)行修改、

8、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)據(jù)解譯回模擬數(shù)據(jù)或?qū)嶋H環(huán)境格式。它不僅具有可編程性,而且其實(shí)時(shí)運(yùn)行速度可達(dá)每秒數(shù)以千萬(wàn)條復(fù)雜指令程序,遠(yuǎn)遠(yuǎn)超過(guò)通用微處理器,是數(shù)字化電子世界中日益重要的電腦芯片。它的強(qiáng)大數(shù)據(jù)處理能力和高運(yùn)行速度,是最值得稱道的兩大特色。</p><p>  在近20多年時(shí)間里,DSP芯片的應(yīng)用越來(lái)越廣泛,已經(jīng)從軍事、航空航天領(lǐng)域擴(kuò)大到信號(hào)處理、通信、雷達(dá)、消費(fèi)等許多領(lǐng)域,主要應(yīng)用有信號(hào)處理、

9、通信、語(yǔ)音、圖形、圖像、軍事、儀器儀表、自動(dòng)控制、醫(yī)療、家用電器等。</p><p>  DSP主要應(yīng)用市場(chǎng)為3C領(lǐng)域,占整個(gè)市場(chǎng)需求的90%。數(shù)字蜂窩電話是DSP最為重要的應(yīng)用領(lǐng)域之一。由于DSP具有強(qiáng)大的計(jì)算能力,使得移動(dòng)通信的蜂窩電話重新崛起,并創(chuàng)造了一批諸如GSM、CDMA等全數(shù)字蜂窩電話網(wǎng)。在Modem器件中,DSP更是成效卓著,不僅大幅度提高了傳輸速率,且具有接收動(dòng)態(tài)圖像能力。另外,可編程多媒體DSP

10、是PC領(lǐng)域的主流產(chǎn)品。以XDSL Modem為代表的高速通信技術(shù)與MPEG圖像技術(shù)相結(jié)合,使得高品位的音頻和視頻形式的計(jì)算機(jī)數(shù)據(jù)有可能實(shí)現(xiàn)實(shí)時(shí)交換。目前的硬盤空間相當(dāng)大,這主要得益于CDSP(可定制DSP)的巨大作用。預(yù)計(jì)在今后的PC機(jī)中,一個(gè)DSP即可完成全部所需的多媒體處理功能。DSP也是消費(fèi)類電子產(chǎn)品中的關(guān)鍵器件。由于DSP的廣泛應(yīng)用,數(shù)字音響設(shè)備的更新?lián)Q代周期變得非常短暫。用于圖像處理的DSP,一種用于JPEG標(biāo)準(zhǔn)的靜態(tài)圖像數(shù)據(jù)

11、處理;另一種用于動(dòng)態(tài)圖像數(shù)據(jù)處理。</p><p><b>  第1章 芯片簡(jiǎn)介</b></p><p>  1.1 主控芯片TMS320VC5402的簡(jiǎn)介</p><p>  TMS320VC5402是TI公司的第七代DSP芯片之一,它具有優(yōu)化的CPU結(jié)構(gòu),內(nèi)部有1個(gè)40位的算術(shù)邏輯單元(包括一個(gè)40位的桶式移位寄存器和2個(gè)獨(dú)立的40位累加器

12、),一個(gè)17×17的乘法器和一個(gè)40位專用加法器,16K字RAM空間和4K×16bit ROM 空間。共20根地址線,可尋址64KB數(shù)據(jù)區(qū)和1MB程序區(qū),具有64KI/O空間。處理速度為 l00MIPS,速度高、功耗低。</p><p>  TMS320VC5402 采用修正的哈佛結(jié)構(gòu)和8總線結(jié)構(gòu)(4條程序/數(shù)據(jù)總線和4條地址總線),以提高運(yùn)算速度和靈活性。在嚴(yán)格的哈佛結(jié)構(gòu)中,程序存儲(chǔ)器和數(shù)據(jù)

13、存儲(chǔ)器分別設(shè)在兩個(gè)存儲(chǔ)空間,這樣就允許取址和執(zhí)行操作完全重疊。修正的哈佛結(jié)構(gòu)中,允許在程序和數(shù)據(jù)空間之間傳送數(shù)據(jù),從而使處理器具有在單個(gè)周期內(nèi)同時(shí)執(zhí)行算術(shù)運(yùn)算、邏輯運(yùn)算、位操作、乘法累加運(yùn)算以及訪問(wèn)程序和數(shù)據(jù)存儲(chǔ)器的強(qiáng)大功能。與修正的哈佛結(jié)構(gòu)相配合,TMS320VC5402還采用了一個(gè)6級(jí)深度的指令流水線,每條流水線之間彼此獨(dú)立,在任何一個(gè)機(jī)器周期內(nèi)可以有1—6條不同的指令在同時(shí)工作,每條指令工作在不同的流水線上,使指令的執(zhí)行時(shí)間減小到

14、最小和增大處理器的吞吐量。</p><p>  TMS320VC5402的硬件結(jié)構(gòu)具有硬件乘法器、8總線結(jié)構(gòu)、功能強(qiáng)大的片內(nèi)存儲(chǔ)器配置和低功耗設(shè)計(jì)的特點(diǎn)。因此,可以進(jìn)行高速并行處理;同時(shí),集成度高可節(jié)省硬件開銷,提高系統(tǒng)抗干擾性。它除了完成數(shù)字信號(hào)處理任務(wù)外,還可以兼顧通用單片機(jī)的操作任務(wù)。因此,它是集數(shù)字信號(hào)處理與通用控制電路于一體的,多功能低功耗微處理器。</p><p>  綜上所述

15、TMS320VC5402的主要特點(diǎn)如下:</p><p>  1)多總線結(jié)構(gòu),片內(nèi)3套16bit數(shù)據(jù)總線CB、DB、EB和1套程序總線PB以及對(duì)應(yīng)的4套地址總線CBA、DBA、EBA、PBA (4套總線可以同時(shí)操作)。</p><p>  2)40bit的ALU(算術(shù)邏輯單元),包含1個(gè)40bit的桶形移位器和2個(gè)40bit的累加器,1個(gè)17×17bit的乘法器和一個(gè)40bit的

16、專用加法器,2個(gè)地址產(chǎn)生器,8個(gè)輔助寄存器,一個(gè)比較/選擇/存儲(chǔ)(CSSU)單元。</p><p>  3)片內(nèi)4k×16bit的ROM,16k×16bit的DARAM。</p><p>  4)程序空間擴(kuò)展到1MB,數(shù)據(jù)和I/O空間各64kB,20條地址線,16條數(shù)據(jù)線。</p><p>  5)6級(jí)流水線完成一條指令:預(yù)取指、取指、譯碼、尋址

17、、讀數(shù)、執(zhí)行。</p><p>  6)片上有JTAG仿真接口。</p><p><b>  第2章 總體設(shè)計(jì)</b></p><p>  2.1系統(tǒng)要實(shí)現(xiàn)的功能</p><p>  DSP 最小系統(tǒng)的設(shè)計(jì)是本次設(shè)計(jì)的主要任務(wù),課題以TMS320C5402 為核心器件,并利用外存儲(chǔ)器對(duì)最小系統(tǒng)電路進(jìn)行擴(kuò)展。在介紹TMS3

18、20C5402基本特點(diǎn)的基礎(chǔ)上,借鑒國(guó)內(nèi)外現(xiàn)有技術(shù)成果的,研究DSP相關(guān)技術(shù),開發(fā)出DSP最小系統(tǒng)板。</p><p>  2.1.1最小系統(tǒng)部分的設(shè)計(jì)</p><p>  能夠用于基本的數(shù)字信號(hào)處理,運(yùn)行一些簡(jiǎn)單的程序。此部分主要包括電源電路、復(fù)位電路、時(shí)鐘電路、JTAG 接口的設(shè)計(jì)等。</p><p>  2.1.2擴(kuò)展電路的設(shè)計(jì)</p><

19、p>  對(duì)于DSD最小系統(tǒng),DSP芯片等在芯片出廠時(shí)不可能讓片內(nèi)存儲(chǔ)器的大小滿足所有功能的要求 ,如果將片內(nèi)存儲(chǔ)器做太大,必然造成芯片成本的提高,而太大的片內(nèi)存儲(chǔ)器對(duì)很多用戶來(lái)說(shuō)是浪費(fèi)。</p><p>  2.2 系統(tǒng)的設(shè)計(jì)流程</p><p>  一個(gè)DSP應(yīng)用系統(tǒng)的設(shè)計(jì)過(guò)程大致分為以下幾個(gè)部分,各部分的相互關(guān)系如圖</p><p><b> 

20、 圖2-1 流程圖</b></p><p><b>  2.3原理框圖</b></p><p>  基于TMS320C5402最小系統(tǒng)系統(tǒng)框圖。此最小系統(tǒng)主要由時(shí)鐘及復(fù)位電路、JTAG仿真調(diào)試接口電路以及供電系統(tǒng),外加Watchdog電路等模塊構(gòu)成。系統(tǒng)框圖2-2所示。</p><p><b>  圖2-2 原理框圖<

21、;/b></p><p><b>  第3章 電路設(shè)計(jì)</b></p><p>  3.1 電源產(chǎn)生電路設(shè)計(jì)</p><p>  此電路主要功能是將220V的交流電經(jīng)變壓器降成9V交流電,通過(guò)整流橋整流、電容濾波、再通過(guò)三端集成穩(wěn)壓器LM7805,輸出穩(wěn)定的+5V直流電,為TPS767D318提供+5V電源。電路圖如圖3-2所示:<

22、/p><p>  圖3-1電源產(chǎn)生電路</p><p>  3.2 MS320VC5402的供電設(shè)計(jì)</p><p>  TMS320VC540采用了雙電源供電機(jī)制,以獲得更好的性能,其工作電壓為3.3V和 1.8V。其中,1.8V主要為該器件的內(nèi)部邏輯提供電壓,包括CPU和其他所有的外設(shè)邏輯。與3.3V供電相比,1.8V供電大大降低功耗。外部接口引腳仍然采用3.3V電

23、壓,便于直接與外部低壓器件接口,而無(wú)需額外的電平變換電路。其電路圖如圖3-3所示:</p><p>  圖3-2TMS320VC5402電源設(shè)計(jì)</p><p>  3.3 復(fù)位電路的設(shè)計(jì)</p><p>  復(fù)位電路是控制系統(tǒng)不可缺少的組成部分,常用的復(fù)位電路有上電復(fù)位、手動(dòng)復(fù)位和看門狗復(fù)位等。前兩種復(fù)位方式屬于硬件復(fù)位,看門狗復(fù)位屬于軟件復(fù)位。本設(shè)計(jì)采用了手動(dòng)復(fù)

24、位和看門狗復(fù)位兩種方式。</p><p>  通過(guò)按鍵實(shí)現(xiàn)手動(dòng)復(fù)位的操作如下:當(dāng)按鍵按下時(shí),將電容C12上的電荷通過(guò)按鈕串接的電阻R3釋放掉,使電容C12上的電壓降為0。當(dāng)按鈕松開時(shí),由于電容C12上的電壓不能突變,所以通過(guò)電阻R2進(jìn)行充電,充電時(shí)間由R2和C12的乘積值決定,一般要求大于5個(gè)外部時(shí)鐘周期,可根據(jù)具體情況選擇。C5402芯片復(fù)位引腳,低電平有效,通過(guò)電容的這一充放電過(guò)程,就可以實(shí)現(xiàn)手動(dòng)按鈕復(fù)位。&

25、lt;/p><p>  看門狗電路除了具有上電復(fù)位功能外,還起著監(jiān)視系統(tǒng)運(yùn)行的作用。系統(tǒng)在運(yùn)行過(guò)程中通過(guò)I/O輸出給看門狗的輸入端WDI腳正脈沖(頻率不小于10HZ),若兩次脈沖的時(shí)間間隔不大于1.6秒,則WDO引腳永遠(yuǎn)為高電平,說(shuō)明DSP程序執(zhí)行正常。但如果程序跑飛,就不可能按時(shí)通過(guò)I/O口輸出發(fā)出正脈沖。當(dāng)兩次發(fā)出正脈沖的時(shí)間間隔大于1.6秒時(shí),看門狗便使WDO置為低電平,將使系統(tǒng)復(fù)位。兩模塊的連接方式如圖3-4

26、所示:</p><p><b>  圖3-3 復(fù)位電路</b></p><p>  3.4 時(shí)鐘電路的設(shè)計(jì)</p><p>  時(shí)鐘電路用來(lái)為TMS320VC5402芯片提供時(shí)鐘信號(hào),由一個(gè)內(nèi)部振蕩器和一個(gè)鎖相環(huán)PLL組成,可通過(guò)晶振或外部的時(shí)鐘驅(qū)動(dòng)。</p><p>  為DSP芯片提供時(shí)鐘一般有兩種方法:一種是使用外

27、部時(shí)鐘源的時(shí)鐘信號(hào),將外部時(shí)鐘信號(hào)直接加到DSP芯片的X2/CLKIN引腳,X1引腳懸空。外部時(shí)鐘源可以采用頻率穩(wěn)定的晶體振蕩器,具有使用方便,價(jià)格便宜,因而得到廣泛應(yīng)用。另一種方法是利用DSP芯片內(nèi)部的振蕩器構(gòu)成時(shí)鐘電路,在芯片的Xl和X2/CLKIN引腳之間接入一個(gè)晶體,用于啟動(dòng)內(nèi)部振蕩器。</p><p>  鎖相環(huán)PLL具有頻率放大和時(shí)鐘信號(hào)提存的作用。硬件配置PLL只需通過(guò)設(shè)定DSP的3個(gè)引腳(CLKM

28、D1、CLKMD2和CLKMD3)的狀態(tài)來(lái)選擇時(shí)鐘方式。根據(jù)PLL乘系數(shù)的不同組合可以得到0.25-15的31個(gè)乘系數(shù),從而來(lái)控制時(shí)鐘的工作頻率。</p><p>  本設(shè)計(jì)的時(shí)鐘電路如圖3-5所示,使用DSP內(nèi)部振蕩器解法的時(shí)鐘電路,晶振為10MHz,起振電容選用22 pF。只需硬件PLL即可使DSP工作在2.5MHz-150MHz之間的31個(gè)頻率點(diǎn)上。</p><p><b>

29、;  圖3-4 時(shí)鐘電路</b></p><p>  3.5 JTAG仿真接口的設(shè)計(jì)</p><p>  目前流行的DSP都備有標(biāo)準(zhǔn)的JTAG(Joint Test Action Group)接口,主要用于在線仿真調(diào)試。5402提供了片上的JTAG接口,方便了仿真調(diào)試。使用時(shí)只需將5402的TMS、TDI、TDO、TRST、TCK、EMU0、EMUI共7個(gè)引腳接出,做成一個(gè)標(biāo)準(zhǔn)

30、的14針插座,就可以供仿真器調(diào)試系統(tǒng)板。</p><p>  系統(tǒng)板和仿真器之間的鏈接電纜長(zhǎng)度不超過(guò)6英寸(約15.24厘米)時(shí),5402與JTAG接口連接圖如圖3-6所示。其中,EMU0和EMUl是仿真信號(hào)引腳,為了在仿真器和JTAG目標(biāo)系統(tǒng)之間提供高質(zhì)量的信號(hào),用戶必須提供正確的信號(hào)緩沖,為此EMU0和EMUl必須由上拉電阻連接到VCC,以提供小于10us的信號(hào)上升時(shí)間。當(dāng)5402和仿真器之間的鏈接電纜長(zhǎng)度超

31、過(guò)6英寸時(shí),應(yīng)在數(shù)據(jù)傳輸線上加驅(qū)動(dòng)。</p><p>  圖3-5 JTAG接口的設(shè)計(jì)</p><p>  第4章 仿真工作原理及測(cè)試步驟</p><p><b>  4.1 仿真</b></p><p>  DSP 通過(guò)JTAG 接口與仿真器相連,仿真器則通過(guò)USB與電腦連接。電腦上的編譯軟件CCS2是通過(guò)仿真器將程序

32、下載到DSP內(nèi)運(yùn)行的。在使用JTAG協(xié)議調(diào)試程序時(shí),CCS2亦通過(guò)仿真器與DSP交流信息,如CCS2將控制信號(hào)通過(guò)JTAG接口送到DSP以控制程序的運(yùn)行,而DSP亦通過(guò)該接口將采樣信號(hào)、運(yùn)算結(jié)果或運(yùn)行狀態(tài)送到CCS2進(jìn)行顯示以便觀察調(diào)試。DSP最小系統(tǒng)的測(cè)試步驟如下。</p><p>  1.系統(tǒng)連接。進(jìn)行DSP實(shí)驗(yàn)之前,先必須連接好仿真器、DSP最小系統(tǒng)板卡及計(jì)算機(jī)。</p><p> 

33、 2.電復(fù)位。在硬件安裝完成后,確認(rèn)安裝正確、各個(gè)實(shí)驗(yàn)部件及電源連接正常后,接通仿真器電源并啟動(dòng)計(jì)算機(jī),此時(shí),仿真盒上的“紅色小燈”應(yīng) 點(diǎn) 亮 ,否則DSP 開發(fā)系統(tǒng)與計(jì)算機(jī)連接有問(wèn)題。</p><p>  3.運(yùn)行CCS2程序。實(shí)驗(yàn)板上電,啟動(dòng)CCS 2,CCS2正常啟動(dòng),表明系統(tǒng)連接正常,否則仿真器的連接、JTAG 接口或者CCS2相關(guān)設(shè)置存在問(wèn)題,斷開電源,檢查仿真器的連接、JTAG接口連接,或檢查CCS2

34、相關(guān)設(shè)置是否正確。成功運(yùn)行程序后,在CCS2環(huán)境下程序編寫、調(diào)試、編譯、裝載、使用觀察窗口等。</p><p><b>  4.2 測(cè)試程序</b></p><p>  應(yīng)用程序是要在硬件板上獨(dú)立運(yùn)行的源程序,為了敘述方便,編寫一個(gè)簡(jiǎn)單的發(fā)光二極管(LED)閃爍測(cè)試程序。使用CCS匯編語(yǔ)言編寫的測(cè)試程序請(qǐng)見附錄。</p><p><b&g

35、t;  總 結(jié)</b></p><p>  作為一個(gè)信科的學(xué)生,掌握DSP系統(tǒng)的設(shè)計(jì)技術(shù)是非常重要的,隨著科學(xué)技術(shù)的發(fā)展,DSP在3G領(lǐng)域和各類電子產(chǎn)品占有重要地位,但之前只是學(xué)習(xí)了相關(guān)的理論知識(shí),對(duì)那些抽象的概念和設(shè)計(jì)思路沒(méi)有透徹的理解。通過(guò)對(duì)本課題的學(xué)習(xí),了解了DSP系統(tǒng)的設(shè)計(jì)及應(yīng)用,鍛煉獨(dú)立設(shè)計(jì)電路的能力和動(dòng)手能力。本設(shè)計(jì)主要選用合適的DSP、電源模塊、時(shí)鐘電路、存儲(chǔ)器電路設(shè)計(jì)搭建最小DS

36、P系統(tǒng),并在設(shè)計(jì)好的硬件平臺(tái)上實(shí)現(xiàn)卷積實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果表明,將此設(shè)計(jì)應(yīng)用于能較好的用于各種數(shù)字信號(hào)處理。</p><p>  通過(guò)這次課程設(shè)計(jì)我學(xué)到了很多東西,尤其是做好一件事實(shí)在是不容易,特別是在準(zhǔn)備不足的情況下,更是難上加難。幸運(yùn)地是在課程設(shè)計(jì)過(guò)程中我得到了許多同學(xué)的幫助,我了解到真正的數(shù)字信號(hào)處理最小系統(tǒng)的設(shè)計(jì)思想和外圍電路的構(gòu)成,也讓我們能夠理解理論知識(shí)而不是死記硬背。同時(shí)我也學(xué)會(huì)了怎么在浩瀚如海的大堆資料

37、里搜集自己所需要的東西,怎樣與人溝通去完成一件事。</p><p>  然而我也看到了自身地不足,專業(yè)知識(shí)不是很過(guò)硬,缺乏對(duì)問(wèn)題地分析能力,還有自己知識(shí)儲(chǔ)備的不足,使得搞課程設(shè)計(jì)時(shí),不知從何處下手. 因此從現(xiàn)在開始我要認(rèn)真地學(xué)好專業(yè)知識(shí)以及其他相關(guān)知識(shí),充實(shí)自己。</p><p><b>  參考文獻(xiàn)</b></p><p>  [1]張雄偉.

38、曹鐵勇.DSP芯片的原理與開發(fā)應(yīng)用第二版[M].電子工業(yè)大出版社,2009.3.</p><p>  [2]鄭紅.周星. DSP應(yīng)用系統(tǒng)設(shè)計(jì)實(shí)例第一版[M].北京航空航天大學(xué)出版社,2008.1 .</p><p>  [3] TMS320C54x DSP結(jié)構(gòu)、原理及應(yīng)用(第2版)[M].北京航空航天大學(xué)出版社,2007.8.</p><p>  [4] 王忠勇.陳

39、恩慶 .DSP原理與應(yīng)用技術(shù)[M].電子工業(yè)出版社,2009.10.</p><p><b>  附 錄</b></p><p>  ;File Name:XF_Control.asm</p><p><b>  .mmregs</b></p><p>  .global _main<

40、/p><p><b>  _main: </b></p><p>  stm#3000h,sp</p><p>  ssbxxf ;LED關(guān)</p><p>  call delay</p><p>  rsbxxf ;LED開</p&

41、gt;<p>  call delay</p><p><b>  b _main </b></p><p><b>  nop</b></p><p>  nop </p><p>  ;delay .5 second</p><p&g

42、t;<b>  delay: </b></p><p>  stm 270fh,ar3</p><p>  loop1: </p><p>  stm 0f9h,ar4</p><p><b>  loop2:</b></p><p>  ban

43、z loop2,*ar4-</p><p>  banz loop1,*ar3-</p><p><b>  ret</b></p><p><b>  nop</b></p><p><b>  nop</b></p><p><b> 

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論