版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、隨著“中星9號(hào)”直播衛(wèi)星的即將升空,我國(guó)擁有自主知識(shí)產(chǎn)權(quán)的直播衛(wèi)星傳輸標(biāo)準(zhǔn)將不再是夢(mèng)想。直播衛(wèi)星接收機(jī)中信道解調(diào)芯片的技術(shù)水平直接影響到數(shù)字信號(hào)的接收質(zhì)量。芯片中選用雙向兩線(xiàn)串行I2C總線(xiàn),對(duì)特定寄存器進(jìn)行參數(shù)配置和數(shù)據(jù)讀取工作。
本文第一章介紹了國(guó)內(nèi)外衛(wèi)星數(shù)字電視的發(fā)展現(xiàn)狀和各種數(shù)字電視傳輸標(biāo)準(zhǔn),并對(duì)ABS-S(AdvancedBroadcastSystem-Satellite:先進(jìn)衛(wèi)星廣播系統(tǒng))傳輸標(biāo)準(zhǔn)的優(yōu)勢(shì)進(jìn)行了分析。第
2、二章對(duì)I2C總線(xiàn)協(xié)議進(jìn)行了詳細(xì)的介紹。第三章是I2C總線(xiàn)設(shè)計(jì)與驗(yàn)證平臺(tái)的搭建及功能仿真部分。本設(shè)計(jì)采用自頂向下(Top_down)的設(shè)計(jì)方法,利用VerilogHDL語(yǔ)言編寫(xiě)了RTL級(jí)代碼。文中首先對(duì)I2C代碼進(jìn)行了模塊劃分及功能說(shuō)明,接著闡述了所設(shè)計(jì)的系統(tǒng)驗(yàn)證平臺(tái)的結(jié)構(gòu)以及驗(yàn)證方法。利用Cadence公司的仿真工具在此平臺(tái)的基礎(chǔ)上進(jìn)行了仿真驗(yàn)證。通過(guò)測(cè)試程序中比較函數(shù)的結(jié)果顯示以及仿真波形的分析,證明了此模塊功能的正確性。之后應(yīng)用Sy
3、nopsys公司的DC軟件對(duì)該模塊進(jìn)行了邏輯綜合,并給出了靜態(tài)時(shí)序分析報(bào)告。從綜合報(bào)告可以看出,該模塊的關(guān)鍵路徑滿(mǎn)足設(shè)計(jì)的時(shí)序要求,功耗為1.6914mW,面積為0.035mm2。本文第四章通過(guò)利用Xilinx公司的Virtex-4系列XC4VLX100型FPGA對(duì)所設(shè)計(jì)的I2C模塊進(jìn)行了驗(yàn)證。文中介紹了FPGA驗(yàn)證平臺(tái)的硬件設(shè)計(jì)和I2C設(shè)計(jì)的軟件結(jié)構(gòu)。基于此平臺(tái)給出了對(duì)該模塊的驗(yàn)證方法,主要是將軟件編寫(xiě)的模擬I2CMaster功能的程
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- ABS-S信道解調(diào)芯片中AGC的研究與實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片中的頻偏估計(jì)設(shè)計(jì)及實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片中CORDIC函數(shù)的分析與設(shè)計(jì).pdf
- ABS-S信道解調(diào)芯片中LDPC譯碼器的研究與硬件實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片的測(cè)試策略及實(shí)現(xiàn).pdf
- ABS-S信道解調(diào)芯片中Reed-Muller碼的算法研究與VLSI實(shí)現(xiàn).pdf
- 射頻芯片中I2C總線(xiàn)的功能測(cè)試.pdf
- I2C總線(xiàn)在SOC系統(tǒng)中的設(shè)計(jì)與實(shí)現(xiàn).pdf
- 片上i2c總線(xiàn)設(shè)計(jì)
- 片上I2C總線(xiàn)設(shè)計(jì).pdf
- 集成I2C總線(xiàn)接口的白光LED驅(qū)動(dòng)芯片的研究與設(shè)計(jì).pdf
- 基于dsp與cpld的i2c總線(xiàn)接口的設(shè)計(jì)與實(shí)現(xiàn)
- 基于I2C總線(xiàn)的數(shù)字溫度補(bǔ)償實(shí)時(shí)時(shí)鐘芯片設(shè)計(jì).pdf
- 同步串行通訊I2C總線(xiàn)的設(shè)計(jì).pdf
- i2c總線(xiàn)之(二)---時(shí)序
- 基于I2C總線(xiàn)四通道LED驅(qū)動(dòng)芯片設(shè)計(jì).pdf
- I2C總線(xiàn)、JTAG總線(xiàn)在電源管理類(lèi)芯片測(cè)試中的應(yīng)用.pdf
- i2c芯片的驅(qū)動(dòng)程序
- DVB-S接收芯片中數(shù)字解調(diào)的設(shè)計(jì)與實(shí)現(xiàn).pdf
- i2c課程設(shè)計(jì)--基于arm的i2c接口設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論